2: E
SPECIFICACIONES DE LOS MÓDULOS
Especificaciones de salida de emisor y receptor de transistor (módulo de la CPU tipo delgado)
Módulo de la CPU
Tipo de salida
Puntos de salida y líneas comunes
Disposición de terminales
Tensión de carga establecida
Intervalo de tensión de carga en
funcionamiento
Corriente de carga establecida
Corriente máxima de carga
Disminución de tensión (tensión
ACTIVADA)
Corriente de irrupción
Corriente de fuga
Tensión de bloqueo
Carga máxima de lámpara
Carga inductiva
Corriente externa establecida
Aislamiento
Conector en la placa madre
Inserción de conector/durabilidad de
extracción
Retraso de salida
Circuito interno de salida
FC5A-D16RK1 y FC5A-D32K3 (Salida de receptor)
2-20
FC5A-D16RK1: Salida de receptor
FC5A-D16RS1: Salida de emisor
2 puntos en 1 línea común
Consulte la disposición de terminales del módulo de la CPU en las páginas 2-
21 a la 2-23.
24 V CC
Entre 20,4 y 28,8 V CC
0,3 A por punto de salida
1 A por línea común
1 V máximo (tensión entre COM y terminales de salida cuando la salida está
activada)
1 A máximo
0,1 mA máximo
39 V ± 1 V
8 W
I/D = 10 ms (28,8 V CC, 1 Hz)
Salida de receptor: 100 mA máximo, 24 V CC
Salida de emisor:
Entre el terminal de salida y el circuito interno: Par fotoeléctrico aislado
Entre terminales de entrada:
MC1.5/16-G-3.81BK
(Phoenix Contact)
100 veces mínimo
Tiempo de
De Q0 a Q1: 5 µs máximo
activación
Tiempo de
De Q0 a Q1: 5 µs máximo
desactivación
+V
Salida
COM(–)
M
ANUAL DEL USUARIO DE
FC5A-D16RK1
FC5A-D16RS1
(tensión de alimentación en el terminal +V)
100 mA máximo, 24 V CC
(tensión de alimentación en el terminal –V)
FC5A-D16RS1 y FC5A-D32S3 (Salida de emisor)
M
S
FC5A
ICRO
MART
FC5A-D32K3
FC5A-D32S3
FC5A-D32K3: Salida de receptor
FC5A-D32S3: Salida de emisor
16 puntos en 2 líneas comunes
Sin aislar
FL26A2MA
(Oki Electric Cable)
De Q0 a Q2: 5 µs máximo
De Q3 a Q17 300 µs máximo
De Q0 a Q2: 5 µs máximo
De Q3 a Q17 300 µs máximo
COM(+)
Salida
–V