Configuración Y Reinicio De Los Bits De Registro De Cambios - IDEC FC5A Serie Manual Del Usuario

Tabla de contenido
Registro de cambios hacia delante (SFR), continuación
Diagrama de escalera
Restablecer
SFR
R0
4
I0
Pulso
I1
Datos
I2
R0
Q0
R1
Q1
R2
Q2
R3
Q3
Diagrama de escalera
Restablecer
SFR
R0
4
I1
Pulso
I2
Datos
I3
R0
R1
Configuración y reinicio de los bits de registro de cambios
S
I0
R0
R
I1
R3
Lista de programa
Instrucción
LOD
LOD
LOD
SFR
LOD
OUT
LOD
OUT
LOD
OUT
LOD
OUT
Gráfico temporal
Entrada de reinicio I0
Entrada de pulso I1
Entrada de datos I2
R0/Q0
R1/Q1
R2/Q2
R3/Q3
Lista de programa
Q3
Q0
• La salida de estado del último bit se puede programar
Q1
• Cada bit se puede cargar utilizando la instrucción LOD R#.
• Cualquier bit del registro de cambios se puede activar utilizando la instrucción SET.
• Cualquier bit del registro de cambios se puede desactivar utilizando la instrucción RST.
• La instrucción SET o RST se acciona mediante cualquier condición de entrada.
M
ANUAL DEL USUARIO DE
Datos
I0
I1
I2
R0
4
R0
Q0
R1
Q1
R2
Q2
R3
Q3
ON
OFF
Se requiere una exploración o más
ON
OFF
ON
OFF
ON
OFF
ON
OFF
ON
OFF
ON
OFF
Instrucción
Datos
LOD
I1
LOD
I2
LOD
I3
SFR
R0
4
OUT
Q3
LOD
R0
OUT
Q0
LOD
R1
OUT
Q1
directamente después de escribirse la instrucción SFR. En este
ejemplo, el estado del bit R3 se lee en la salida Q3.
M
S
FC5A
ICRO
MART
7: I
NSTRUCCIONES BÁSICAS
7-19

Hide quick links:

Tabla de contenido
loading

Tabla de contenido