Sftr (Desplaza A La Derecha Un Número De Bits) - IDEC FC5A Serie Manual Del Usuario

Tabla de contenido
SFTR (Desplaza a la derecha un número de bits)
SFTR
*****
• S2 = 0, N_B = 16, B
Antes de cambio:
Después cambio:
Módulos de CPU aplicables
FC5A-C10R2/C
X
Operandos válidos
Operando
S1 (Origen 1)
S2 (Origen 2)
N_B
Bits
Para conocer el intervalo numérico válido del operando, consulte página 6-2.
Como la instrucción SFTR se ejecuta en cada exploración mientras la entrada está activada, se debe utilizar una entrada de
pulso desde una instrucción SOTU o SOTD según sea necesario.
S1
S2
N_B
Bits
*****
*****
its = 1
S2
MSB
0
1
0
0
1
Cambiar a la derecha
MSB
0
1
0
0
FC5A-C16R2/C
X
Función
Primeros datos para cambio de bit
Datos para cambio en el MSB
Número de bits en la cadena de datos
Cantidad de bits a cambiar
M
ANUAL DEL USUARIO DE
13: I
NSTRUCCIONES DE CAMBIO
S1 → CY
Cuando la entrada está activada, la cadena de datos N_B-bit que
**
comienza con el operando de origen S1 se desplazan a la
derecha según cantidad de bits designados por los bits de
operando.
El resultado se establece en el operando de origen S1 y el
estado del último bit cambiado se establece en un arrastre (relé
interno especial M8003). Cero o 1 designado por el operando de
origen S2 se ajusta a MSB.
S1
1
0
1
0 1
1
1
0
S1
1
1
0 1
0
1
1
1
FC5A-C24R2/C
X
I
X
— — — — — —
— — — — — — —
M
S
ICRO
MART
LSB
CY
0
1
1
0
M8003
LSB
CY
0
0
1
1
0
M8003
FC5A-D16RK1/RS1
X
Q
M
R
T
C
D Constante
X
X
— —
X
X
X
X
— — —
X
FC5A
/
ROTACIÓN DE BITS
FC5A-D32K3/S3
X
Repetir
0 ó 1
1-65535
1-15
13-3

Hide quick links:

Tabla de contenido
loading

Tabla de contenido