Comprobación del estado del módulo de interfaz
23.1.3
Comprobación de las señales de control del interfaz RS232
Con una interfaz RS232, la transmisión de datos se controla por medio de líneas de señales
(ver página 3-3).
Si el intercambio de datos a través de una interfaz RS232 está afectado, en el GX Configura-
tor-SC es posible visualizar y comprobar los estados de estas señales directamente en el cua-
dro de diálogo Transmission control and others monitor/test (ver sección 21.5.3).
Los estados de las señales se registran también en el memoria buffer del módulo de interfaz y
pueden evaluarse para el diagnóstico de errores.
Dirección de la
memoria buffer
Fig. 23-8:
*
Con el módulo QJ71C24(-R2) no está disponible esta indicación, y este bit está reservado para el sistema.
INDICACIÓN
Las señales RS y DTR con controladas por el sistema operativo del módulo de interfaz y no
pueden ser conectadas o desconectadas por la secuencia de programa.
La demora entre el cambio de estado de una señal y el registro en la dirección de memoria
buffer 596 (254
Fig. 23-9:
23 - 8
b15
596 (254
)
H
612 (264
)
H
(Bit = 0: señal OFF, Bit = 1: señal ON)
Estado de las señales de control para interfaces RS232 en la memoria buffer
) o en la 612 (264
H
Registrar estado
de señal
b15
to
D0
D1
Ejemplo de programa para la transmisión de los contenidos de las direcciones
de memoria buffer 596 (254
b6
b5
b4
b3
1/0
1/0
1/0
1/0
0
0
1/0
1/0
1/0
1/0
) es de 100 ms como máx.
H
FROMP
FROMP
b6
b5
b4 b3 b2 b1 b0
0
0
0
1
0
0
1
1
) y 612 (264
H
H
Reconocimiento y eliminación de errores
b2
b1
b0
Interfaz CH1
1/0
1/0
Interfaz CH2
1/0
1/0
RS
DSR
DTR
*
CD
CS
RI
H0
H254
D0
K1
H0
H264
D1
K1
DTR: EIN, DSR: EIN, RS: EIN
1
1
1
0
CD: EIN, DTR: EIN, DSR: EIN
) a los registros de datos D0 y D1
MITSUBISHI ELECTRIC
QK00142c
QK00143c