Ajuste Del Umbral De Conmutación Inferior Y Superior Para La Señal Dtr; Control Del Módulo De Interfaz Mediante La Señal Dsr - Mitsubishi Electric MELSEC System Q Manual De Usuario

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido
Control del intercambio de datos
DTR
Fig. 11-2:
Ajuste del umbral de conmutación inferior y superior para la señal DTR
Con el software GX Configurator-SC, en el punto de menú Transmission control and others sys-
tem settings es posible ajustar con cuánta memoria se desconecta y vuelve a conectar la señal
DTR.
INDICACIÓN
El valor para la desconexión de la señal DTR ("Transmission control start free area") tiene
que ser menor que el valor para la conexión de la señal DTR ("Transmission control end free
area").
En la memoria buffer del módulo de interfaz, el ajuste para el rango libre de memoria que sirve
de umbral para la conexión o desconexión de la señal DTR se guarda en la dirección 8210
(2012H) para CH1 y en la dirección 8466 (2112H) para CH2. El rango de ajuste comprende los
valores de 64 hasta 4095 (bytes). Por defecto hay ajustados 64 bytes.
El ajuste de cuánta memoria libre tiene que haber para la conexión de la señal DTR se guarda
en la dirección de la memoria buffer 8211 (2013H) para CH1, y en la dirección de memoria buf-
fer 8467 (2113H) para CH2. Aquí es posible indicar valores de 263 hasta 4096 (bytes). 263
bytes se corresponden con el ajuste previo.
INDICACIÓN
Los contenidos del rango de recepción y del buffer de recepción pueden borrarse mediante
instrucciones en la CPU del PLC (ver
Si el buffer de recepción está lleno ya no es posible recibir más datos y se produce un error
SIO. Si aún así siguen llegando datos, éstos se desechan (y se pierden) hasta que haya de
nuevo memoria libre en el buffer de recepción.
11.1.2
Control del módulo de interfaz mediante la señal DSR
Con la señal DSR es posible influir inmediatamente en la transmisión de datos del módulo de
interfaz:
b Si la señal está conectada y hay datos por enviar, el módulo de interfaz transmite estos
datos al dispositivo externo.
b Si la señal DSR está desconectada, no se transmiten datos al dispositivo externo.
Sistema Q de MELSEC - Módulos de interfaz
ON
OFF
Se reciben
datos
El módulo de interfaz está pre-
parado para recibir con la señal
DTR conectada
8448 bytes
La señal DTR es influida por la memoria libre en el buffer de entrada
Control de la transmisión mediante señales DTR/DSR
El buffer de entrada
está lleno, y el mó-
dulo de interfaz ya
no está listo para la
recepción.
Buffer de
recepción
Datos
Rango libre
64 bytes
(Después de la lectura de datos)
sección 7.1.4).
ON
OFF
Buffer de
recepción
Datos
Rango libre
263 bytes
QK00280c
11 - 3

Hide quick links:

Tabla de contenido
loading

Tabla de contenido