Mitsubishi Electric MELSEC System Q Manual De Usuario página 484

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido
Comprobación del estado del módulo de interfaz
Denomina-
Bit
Significado
ción
Esperar al envío de
0
SD WAIT
los datos
1
SIO
Error de interfaz
2
PRO.
Error de protocolo
Error de paridad o
3
P/S
de suma de control
Error al acceder a la
4
C/N
CPU del PLC
Error al transmitir
5
NAK
datos
Transmisión de
6
ACK.
datos finalizada sin
errores
Estado neutro
(Esperar a al recep-
7
NEU.*
ción de un
comando)
Error en interfaz
14
CH2. ERR
CH2
Error en interfaz
15
CH1. ERR
CH1
Tab. 23-1: Significado de cada uno de los bits de las direcciones de memoria buffer 513 (201
*
"NEU" es válido sólo cuando a través de un interfaz e intercambian datos con el protocolo MC. Este bit tiene el valor
"0" con otros protocolos de comunicación.
Si en las direcciones de memoria buffer 513 (201
error, siga las indicaciones para la eliminación del error que se encuentran en la sección 23.3.
Después de conectar la tensión de alimentación del módulo de interfaz o después de haber eje-
cutado un RESET en la CPU del PLC, todos los bits de las direcciones de memoria buffer 513
(201
) y 514 (202
H
Los bits 1 a 4 (SIO, PRO., P/S y C/N) se ponen en caso de error y quedan entonces puestos tam-
bién aunque los datos se intercambien después sin errores. En la próxima sección se describe
cómo es posible reponer de nuevo esos bit con la CPU del PLC.
Los bits 5 a 7 (NAK, ACK. y NEU.) son puestos y repuestos por el módulo de interfaz.
23 - 4
Bit = "1"
El módulo de interfaz no
puede enviar datos a un dispo-
sitivo externo porque no es
posible iniciar la transmisión o
porque la transmisión ha sido
detenida por el receptor (la
señal DSR está OFF o se ha
recibido el código DC3).
Desbordamiento de datos o
error de marco
El rango de recepción está
lleno. Se han borrado los
datos recibidos.
Error con el protocolo de
comunicación
Error
b
En tanto que no se permiten
modificaciones de pro-
grama en el modo RUN de
la CPU del PLC (ajuste de
l o s i n t e r r u p t o r e s , v e r
página ) un dispositivo
externo intenta acceder a la
CPU del PLC.
b
Error al intercambiar datos
entre la CPU del PLC y el
módulo de interfaz
Error
Sin errores
Neutro
b
Posición errónea de inter-
ruptor
b
Modo de func. erróneo
b
Error al enviar o al recibir
datos
b
Error al transmitir datos a
solicitud del dispositivo
externo
) tienen el valor "0".
H
Reconocimiento y eliminación de errores
Descripción
Bit = "0"
La transmisión de datos ha
comenzado o se prosigue con
ella.
Sin errores
Sin errores
Error durante la transmisión
Recepción de un comando
Sin errores
) y 514 (202
) hay puesto un bit que indica un
H
H
Protocolo válido
MC
Libre Bidir.
b
b
b
b
b
b
b
b
) y 514 (202
)
H
H
MITSUBISHI ELECTRIC

Hide quick links:

Tabla de contenido
loading

Tabla de contenido