8 PROGRAMACION
8.2 Señales de E/S para el PLC CPU
8.2.1 Lista de señales de E/S
Dirección de señal: PLC CPU
Número de
Denominación de señal
entrada
Xn0
Error en módulo
Estado de enlace de datos de
Xn1
la anfitriona
Xn2
Uso prohibido
Estado de enlace de datos de
Xn3
otra estación
Xn4
Xn5
Xn6
Xn7
Xn8
Uso prohibido
Xn9
XnA
XnB
XnC
XnD
XnE
XnF
Módulo listo
X (n+1) 0
X (n+1) 1
8
X (n+1) 2
X (n+1) 3
X (n+1) 4
X (n+1) 5
X (n+1) 6
X (n+1) 7
Uso prohibido
X (n+1) 8
X (n+1) 9
X (n+1) A
X (n+1) B
X (n+1) C
X (n+1) D
X (n+1) E
X (n+1) F
8 - 2
Esta sección explica las señales de entrada/salida para el PLC CPU del módulo
maestro/local.
Tabla 8.1 muestra una lista de las señales de E/S.
La "n" en la tabla indica el primer número de E/S del módulo maestro/local, lo cual se
determina por la posición de instalación y el módulo instalado antes del módulo
maestro/local.
<Ejemplo> Cuando el primer número de E/S del módulo maestro/local es "X/Y30"
Xn0 a X (n + 1) F
Yn0 a Y (n + 1) F
Tabla 8.1 Lista de señales de E/S
Módulo maestro/local
Disponibilidad
Estación
Estación local
maestra
—
—
—
—
—
—
X30 a X4F
Y30 a Y4F
Dirección de señal: PLC CPU
Número de
Denominación de señal
salida
Yn0
Yn1
Yn2
Yn3
Yn4
Yn5
Yn6
Yn7
Yn8
Yn9
YnA
YnB
YnC
YnD
YnE
Uso prohibido
YnF
Y (n+1) 0
Y (n+1) 1
Y (n+1) 2
Y (n+1) 3
Y (n+1) 4
Y (n+1) 5
Y (n+1) 6
Y (n+1) 7
Y (n+1) 8
Y (n+1) 9
Y (n+1) A
Y (n+1) B
Y (n+1) C
Y (n+1) D
Y (n+1) E
Y (n+1) F
MELSEC-Q
Módulo maestro/local
Disponibilidad
Estación
Estación local
maestra
—
—
8 - 2