Descripción de funcionamiento del controlador
Cuando la ignición esta apagada, Q500 y Q503 están también apagados por lo que el pin 6 de
S5010 recibe 0 V de la ignición, mientras que Q504 pasa de saturación a corte y ONOFF_SENSE
se pone a 3,3 V, para indicarle al radio que debe realizar un apagado suave mediante el cambio de
GCB2 a '0' después del proceso de registro, si es necesario.
5.3.3
Modo de emergencia
Cuando se acciona el conmutador de emergencia (pin 9 de P1) la base de Q506 se conecta a tierra
a través de la línea EMERGENCY _ACCES_CONN. Esto hace que Q506 se apague y
consecuentemente la resistencia R5020 lleva el colector de Q506 y la base de Q506 a niveles por
encima de 2 V. El transistor Q502 se enciende y lleva el pin 2 de U501 a tierra, lo que hace que el
radio se encienda. Cuando el conmutador de emergencia se suelta, R5030 lleva la base de Q506 a
0,6 V. Esto hace que el colector del transistor Q506 se ponga en un nivel bajo (0,2 V), apagando de
esta forma a Q502.
Mientras que el radio está encendido, el µP monitorea el voltaje en la entrada de emergencia del
conector de accesorio a través del pin 62 de U403. Se pueden distinguir tres estados diferentes: kit
de emergencia no conectado, kit de emergencia conectado (no presionado) y emergencia
presionada.
Si el conmutador de emergencia no se ha conectado o la conexión al interruptor de emergencia
está interrumpida, el divisor de resistencias R5030 / R5049 ajusta el voltaje alrededor de 3,14 V
(indica que no se ha encontrado el kit de emergencia por la línea EMERGENCY_SENSE). Si hay
un conmutador de emergencia conectado, una resistencia a tierra dentro del conmutador reduce el
voltaje en la línea EMERGENCY _SENSE, lo cual indica al µP que el conmutador de emergencia
está conectado. Cuando el conmutador de emergencia se acciona, la línea EMERGENCY _SENSE
se lleva a tierra. El diodo VR503 limita el voltaje para proteger la entrada del µP.
Mientras que EMERGENCY _ACCES_CONN está en nivel bajo, el µP comienza su ejecución,
interpreta que la entrada de emergencia está activa a través del nivel de voltaje en el pin 64 del µP
y lleva la salida DC POWER ON del pin 13 del ASFIC CMP a un nivel lógico alto. Este nivel alto
mantiene a Q505 en saturación para realizar un apagado suave.
5.4
Sintetizador del reloj del microprocesador
La fuente de reloj del sistema del µP es generada por el ASFIC CMP (U504). Al arranque, el circuito
integrado del sintetizador (FRAC-N) genera una forma de onda de 16,8 MHz que se envía de la
sección de RF al pin 34 del ASFIC CMP. Para el controlador de la tarjeta principal, el ASIFC CMP
utiliza 16,8 MHz como señal de reloj de entrada de referencia para su sintetizador interno. El ASFIC
CMP, además de la circuitería de audio, tiene un sintetizador programable que puede generar una
señal sintetizada dentro del rango de 1200 Hz a 32,769 MHz en pasos de 1200 Hz.
Al aplicársele el voltaje por primera vez, el ASFIC CMP genera una onda cuadrada predeterminada
CMOS de 3,6864 MHz UP CLK (pin 28 de U504) la cual se encamina al µP (pin 90 de U403). Una
vez que el µP comienza a funcionar, reprograma el sintetizador de reloj del ASFIC CMP con una
frecuencia de reloj superior (usualmente 7,3728 ó 14,7456 MHz) y seguidamente continúa la
operación.
El ASFIC CMP puede reprogramarse para cambiar las frecuencias del sintetizador de reloj a varias
horas, según las características del software que se esté ejecutando. Asimismo, la frecuencia del
reloj del sintetizador cambia ligeramente si existe la posibilidad de que las armónicas de la fuente
de reloj interfieran con la frecuencia deseada de recepción del radio.
2-11