Allen-Bradley SLC 500 Serie Manual De Referencia página 529

Tabla de contenido
Dirección
Clasificación
S:33/7
Configuración
dinámica
S:33/8
Configuración
estática
S:33/9
Estado
Descripción
Selección de servicio de mensaje (canal 1)
Este bit solamente es válido cuando el bit de
selección de servicio de comunicaciones (S:2/15)
del canal 1 se pone a cero (el cual selecciona los
comandos de servicio total). Cuando S:33/7 es
establecido y S:2/15 está puesto a cero, todas las
instrucciones MSG de canal 1 salientes reciben
servicio según la instrucción END, TND, SVC o
REF. De lo contrario, solamente un comando o
respuesta MSG de canal 1 saliente recibe servi
cio según la instrucción END, TND, SVC o REF.
Bit de control de latencia de interrupción
Cuando se establece, la latencia de interrupción
ocurre para interrupciones de usuario (DII, STI y
evento de E/S). Esto significa que cuando
ocurre una interrupción, se le garantiza estar en
el renglón 0 de la subrutina de interrupción
dentro del período de latencia de interrupción
declarado (siempre que una interrupción de
prioridad igual o mayor se esté ejecutando).
Usted debe seleccionarlo al guardar el
programa. Refiérase al apéndice B en el Manual
de usuario de software de programación
avanzada, publicación 1747 6.4ES para obtener
información acerca de cómo calcular la latencia
de interrupción.
Cuando se pone a cero, las interrupciones de
usuario solamente pueden interrumpir el
procesador a puntos predefinidos de ejecución
en el ciclo de programa de usuario. La
latencia de interrupción se define como el
período de tiempo más largo que puede
transcurrir entre dos puntos predefinidos.
Cuando S:33/8 se pone a cero, usted debe
analizar cada programa de usuario. El bit se
pone a cero predeterminadamente.
Los puntos siguientes son los únicos puntos
en que se permite que las subrutinas de
interrupción de usuario se ejecuten cuando
S:33/8 se pone a cero:
al inicio de cada renglón
después de dar servicio a la comunicación
entre ranuras durante la actualización de la
imagen de entrada o salida o cualquier
tarjeta de E/S especial
Bit de alternador de escán
Este bit se pone a cero al momento de entrar
en el modo de MARCHA. Este bit cambia de
estado durante cada ejecución de una
instrucción END, TND o REF. Use este bit en
el programa de usuario para aplicaciones tal
como la ejeución de subrutina de multiplex.
Archivo de estado SLC
Comp.,
5/02
5/03
5/01
5/04
B–61
Tabla de contenido
loading

Este manual también es adecuado para:

Micrologix 1000

Tabla de contenido