Uso De Los Bits De Estado - Allen-Bradley SLC 500 Serie Manual De Referencia

Tabla de contenido

Uso de los bits de estado

Bit de overflow de conteo
progresivo OV
(bit 12)
Bit de efectuado DN (bit 13)
Bit de habilitación de conteo
progresivo CU
(bit 15)
El valor acumulado se retiene después que la instrucción CTU se hace falsa, o
cuando la alimentación eléctrica se corta y luego se restaura al controlador.
Además, el estado activado o desactivado de los bits de contador efectuado,
overflow y underflow es retentivo. El valor acumulado y los bits de control se
restablecen cuando se habilita la instrucción RES correcta. Los bits CU siempre se
establecen antes de introducir los modos de marcha REM o prueba REM.
Este bit
Se establece cuando
el valor acumulado cambia a
-32,768 (desde +32,767) y
continúa contando desde ese
punto
el valor acumulado es igual o
mayor que el valor
preseleccionado
las condiciones de renglón
son verdaderas
Instrucciones básicas
Y permanece establecido
hasta ocurrir uno de los
siguientes eventos
se ejecuta una instrucción
RES con la misma dirección
que la instrucción CTU O
BIEN el conteo se reduce a
un valor menor o igual que
+32,767 con una instrucción
CTD
el valor acumulado se hace
menor que el valor
preseleccionado
las condiciones de renglón
se hacen falsas O BIEN se
habilita una instrucción RES
con la misma dirección que la
instrucción CTU
1–27
Tabla de contenido
loading

Este manual también es adecuado para:

Micrologix 1000

Tabla de contenido