Cuando el renglón va de falso a verdadero, el bit de habilitación de elemento de
control (EN) se establece. Cuando la instrucción se coloca en la cola ASCII, el bit
de cola (EU) se establece. El bit de marcha (RN) se establece cuando la instrucción
se está ejecutando. El bit DN se establece al final de la instrucción.
El sistema envía 25 caracteres desde el inicio de la cadena ST37:42 al dispositivo de
pantalla y luego envía caracteres anexos configurados por el usuario. El bit de
efectuado (DN) se establece y un valor de 27 está presente en la palabra .POS del
bloque de control ASCII.
Cuando el programa escanea la instrucción y encuentra el bit de efectuado (DN)
establecido, el procesador establece el bit de efectuado síncrono (EM) para servir
como bit de efectuado secundario correspondiente al escán de programa.
El bit de error (ER) se establece durante la ejecución de la instrucción si:
Nota
Para obtener información acerca de la temporización de esta instrucción, refiérase
al diagrama de temporización en la página 10–19.
la instrucción se cancela – el puerto en serie no está en el modo de usuario
el módem está desconectado (la selección de línea de control es diferente a "NO
HANDSHAKING")
la instrucción se cancela debido a un cambio de modo de canal
el bit de descarga (UL) está establecido. La instrucción deja de ejecutar, pero
los caracteres recibidos se envían al destino.
un ACL para borrar el búfer de recepción se ejecuta, eliminando así la
instrucción ARD de la cola ASCII.
Instrucciones ASCII
10–25