CAPÍTULO 3 TEORÍA DE OPERACIÓN
1.3.5
ROM
Un ROM de 16Mbit (x 16bit)es adecuado. (HL-5130)
Un ROM de 32Mbit ROM (x 16bit)es adecuado. (HL-5140)
Un ROM de 64Mbit ROM (x 16bit)es adecuado. (HL-5150D)
<HL-5130/5140/5150D>
FLASH PIN
TOSHIBA
FUJITSU
FUJITSU
DL
type
LV
type
Mirror
PIN
64M
64M
9
A21
A19
13
ACC
A21
14
WP
WP/ACC
15
A19
RY/BY
47
Vccq
Byte
MASK ROM PIN
SAMSUNG
SAMSUNG
/MXIC
non-page
PIN
128M
64M
11
A19
A19
12
A21
A21
13
A20
A20
36
A22
NC
7A/7C/7F/3-2E/3-4D/3-4C/8A/8B/3-2D
Un ROM de 64Mbit ROM (x 16bit) es adecuado. (HL-5170DN)
<HL-5170DN>
FLASH PIN
TOSHIBA
FUJITSU
FUJITSU
DL
type
LV
type
Mirror
32M
PIN
64M
64M
9
A21
A19
A19
13
ACC
A21
NC
14
WP
WP/ACC
WP/ACC
15
A19
RY/BY
RY/BY
47
Vccq
Byte
Byte
MASK ROM PIN
SAMSUNG
SAMSUNG
/MXIC
non-page
PIN
128M
64M
32M
11
A19
A19
A19
12
A21
A21
Vss
13
A20
A20
A20
36
A22
NC
Vss
6A/6C/7F/3-2E/3-3D/4-6E/3-3C/7A/7B/3-2D
ADR[22]
ROMCSN0
5C/8D
IOWEN
IORDN
5C/8D
ADR[20]
R86
VDD3
C80
0V
OKI
OKI
ADR[1]
P2ROM
P2ROM
32M
16M
8M
64M
32M
ADR[2]
ADR[3]
A19
A19
NC
A19
A19
ADR[4]
NC
NC
NC
A21
NC
ADR[5]
NC
NC
NC
NC
WP/ACC
ADR[6]
RY/BY
RY/BY
RY/BY
NC
NC
ADR[7]
Byte
Byte
Byte
Byte
Byte
ADR[8]
ADR[9]
ADR[10]
ADR[11]
ADR[12]
MXIC
MXIC
ADR[13]
non-page
ADR[14]
32M
32M
8M
ADR[15]
A19
A19
NC
ADR[16]
Vss
Vss
Vss
ADR[17]
A20
A20
NC
ADR[18]
Vss
NC
NC
ADR[19]
ADR[20]
R74
ADR[21]
R75
ADR[22]
ADR[23-1]
FLASH for MAIN PROGRAM
ADR[22]
ROMCSN0
4C/7D
IOWEN
4C/4-7D
IORDN
TP48
4C/7D/4-7D
ADR[20]
@R111
0
VDD3
@C111
0V
C104
ADR[1]
ADR[2]
OKI
OKI
P2ROM
P2ROM
ADR[3]
16M
8M
64M
32M
ADR[4]
A19
NC
A19
A19
ADR[5]
NC
NC
A21
NC
ADR[6]
NC
NC
NC
NC
ADR[7]
RY/BY
RY/BY
NC
NC
ADR[8]
Byte
Byte
Byte
Byte
ADR[9]
ADR[10]
ADR[11]
ADR[12]
ADR[13]
ADR[14]
MXIC
MXIC
ADR[15]
non-page
ADR[16]
32M
8M
ADR[17]
A19
NC
ADR[18]
Vss
Vss
ADR[19]
A20
NC
TP49
@R98
ADR[20]
NC
NC
0
ADR[21]
ADR[22]
@R101
0
ADR[23-1]
FLASH for MAIN PROGRAM
U7
26
37
CE
VCC
VDD3
11
WE
C79
5C
28
27
OE
VSS-27
C103
TP48
15
46
RY/BY
VSS-46
0V
0
47
BYTE
0
R83
12
VDD3
RESET
TP50
R80
13
0
NC
C103
25
A0
24
14
A1
WR/ACC
VDD3
23
A2
22
A3
DATA[0]
21
29
A4
DQ0
DATA[1]
20
31
A5
DQ1
DATA[2]
19
33
A6
DQ2
18
35
DATA[3]
A7
DQ3
8
38
DATA[4]
A8
DQ4
7
40
DATA[5]
A9
DQ5
DATA[6]
6
42
A10
DQ6
DATA[7]
5
44
A11
DQ7
DATA[8]
4
30
A12
DQ8
DATA[9]
3
32
A13
DQ9
DATA[10]
2
34
A14
DQ10
1
36
DATA[11]
A15
DQ11
48
39
DATA[12]
A16
DQ12
DATA[13]
17
41
A17
DQ13
DATA[14]
16
43
A18
DQ14
TP49
0
DATA[15]
9
45
A19
DQ15/A-1
10
A20
0
MBM29DL324BE-90TN
DATA[15-0]
3B/8F/3-6A
ADR[23-1]
6F/7A/7C/
3-2E/3-4D/
3-4C/8A/8B/3-2D
Fig. 0-10
@U10
26
37
CE
VCC
VDD3
11
WE
C110
28
27
OE
VSS-27
C103
15
46
RY/BY
VSS-46
0V
47
BYTE
@R109
0
12
VDD3
RESET
TP50
@R108
13
0
NC
25
A0
24
14
A1
WR/ACC
VDD3
23
A2
22
A3
21
29
DATA[0]
A4
DQ0
20
31
DATA[1]
A5
DQ1
19
33
DATA[2]
A6
DQ2
18
35
DATA[3]
A7
DQ3
8
38
DATA[4]
A8
DQ4
7
40
DATA[5]
A9
DQ5
6
42
DATA[6]
A10
DQ6
5
44
DATA[7]
A11
DQ7
4
30
DATA[8]
A12
DQ8
3
32
DATA[9]
A13
DQ9
2
34
DATA[10]
A14
DQ10
1
36
DATA[11]
A15
DQ11
48
39
DATA[12]
A16
DQ12
17
DATA[13]
41
A17
DQ13
16
DATA[14]
43
A18
DQ14
DATA[15]
9
45
A19
DQ15/A-1
10
A20
MBM29DL324BE-90TN
DATA[15-0]
2B/8F/3-6A
ADR[23-1]
5F/6A/6C/3-2E/3-3D/4-6E/3-3C/7A/7B/3-2D
Fig. 0-11
8
TP1
R77
ADR[22]
MASK ROM
0
TP2
R96
ADR[23]
0
U6
24
37
ROMCSN0
CE
VCC-37
5C/6D
38
VCC-38
R76
27
12
OE
IORDN
VSS-12
C81
5C/6D
0
25
VSS-25
C103
26
VSS-26
R95
1
36
VDD3
BHE
VSS-36
0
47
VSS-47
48
VSS-48
ADR[1]
23
A0
ADR[2]
22
A1
ADR[3]
21
A2
ADR[4]
20
A3
ADR[5]
19
28
DATA[0]
A4
DQ0
ADR[6]
18
30
DATA[1]
A5
DQ1
ADR[7]
17
32
DATA[2]
A6
DQ2
ADR[8]
16
34
DATA[3]
A7
DQ3
ADR[9]
10
DATA[4]
39
A8
DQ4
ADR[10]
DATA[5]
9
41
A9
DQ5
ADR[11]
8
43
DATA[6]
A10
DQ6
ADR[12]
7
45
DATA[7]
A11
DQ7
ADR[13]
6
29
DATA[8]
A12
DQ8
ADR[14]
5
31
DATA[9]
A13
DQ9
ADR[15]
4
33
DATA[10]
A14
DQ10
ADR[16]
3
35
DATA[11]
A15
DQ11
ADR[17]
DATA[12]
2
40
A16
DQ12
ADR[18]
DATA[13]
15
42
A17
DQ13
ADR[19]
14
44
DATA[14]
A18
DQ14
ADR[20]
11
46
DATA[15]
A19
DQ15/A-1
ADR[21]
13
A20
K3N6V1000D
DATA[15-0]
3B/7F/3-6A
MASK ROM
TP51
@R106
ADR[22]
0
TP52
@R120
ADR[23]
0
@U9
24
37
ROMCSN0
CE
VCC-37
4C/6D
38
VCC-38
@R105
27
12
IORDN
OE
VSS-12
4C/6D/4-7D
0
25
VSS-25
26
VSS-26
@R117
1
36
VDD3
BHE
VSS-36
0
47
VSS-47
48
VSS-48
ADR[1]
23
A0
ADR[2]
22
A1
ADR[3]
21
A2
ADR[4]
20
A3
ADR[5]
DATA[0]
19
28
A4
DQ0
ADR[6]
DATA[1]
18
30
A5
DQ1
ADR[7]
DATA[2]
17
32
A6
DQ2
ADR[8]
DATA[3]
16
34
A7
DQ3
ADR[9]
DATA[4]
10
39
A8
DQ4
ADR[10]
DATA[5]
9
41
A9
DQ5
ADR[11]
DATA[6]
8
43
A10
DQ6
ADR[12]
DATA[7]
7
45
A11
DQ7
ADR[13]
DATA[8]
6
29
A12
DQ8
ADR[14]
DATA[9]
5
31
A13
DQ9
ADR[15]
DATA[10]
4
33
A14
DQ10
ADR[16]
DATA[11]
3
35
A15
DQ11
ADR[17]
DATA[12]
2
40
A16
DQ12
ADR[18]
DATA[13]
15
42
A17
DQ13
ADR[19]
DATA[14]
14
44
A18
DQ14
ADR[20]
DATA[15]
11
46
A19
DQ15/A-1
ADR[21]
13
A20
K3N6V1000D
DATA[15-0]
2B/6F/3-6A
VDD3
C82
C103
0V
VDD3
0V