Mapa De Memoria - Motorola HC05 Manual Del Usuario

Iniciación a los microcontroladores de las familias de 8 bits
Tabla de contenido
La familia de microcontroladores MC68HC05 incluyen pines de E/S paralelos. La dirección de cada
terminal es programable por un software accesible por un bit de control. La
pin de E/S bidireccional que incluye un latch en el puerto de salida y un bit de control de dirección de datos.
Un pin del puerto se configura como una salida si su correspondiente bit DDR (registro de dirección de
datos) se pone a 1. Un pin se configura como una entrada si su correspondiente bit DDR se pone a 0. Un 'reset' o
'power on', ponen a 0 todos los bits DDR y configura todos los pines del puerto como entradas. Los bits DDR
son capaces de ser escritos o leídos por el procesador.

Mapa de memoria

Puesto que hay más de mil posiciones de memoria en un sistema MCU, es importante saber de alguna
manera por donde se ha pasado. Un mapa de memoria es una representación gráfica del espacio total de la
memoria de la MCU. La
MC68HC705J1A.
A lo largo de la columna izquierda de la
dígitos hexadecimales empezando por arriba con $0000 y aumentando hasta $07FF en la parte inferior. $0000
corresponde a la primera posición de memoria (seleccionada cuando la CPU tiene todas las líneas del bus interno
de direcciones a 0). $07FF corresponde a la última posición de memoria seleccionada (cuando la CPU tiene
todas las 11 líneas del bus interno de direcciones a 1). La columna siguiente, dentro de rectángulos, se identifican
los tipos de memorias (RAM, EPROM, registros de E/S, etc. , que residen en una área particular de memoria).
Cada rectángulo puede interpretarse como una fila de 2048 casillas (posiciones de memoria) y cada una de estas
contiene ocho bits de datos como lo muestra la
Figura 12. Puerto de E/S con Control de Dirección de Datos
Figura 14
es un mapa de memoria típico que muestra los recursos de la memoria del
Figura
Figura 13. Detalle expandido de una posición de memoria
Figura 14
se muestran las direcciones, con los valores de 4-
13.
30
Figura 12
muestra la lógica para un
Tabla de contenido
loading

Este manual también es adecuado para:

Hc08

Tabla de contenido