Entrada; Puertas De Transmisión, Buffers Y Flip-Flops; Puerta De Transmisión - Motorola HC05 Manual Del Usuario

Iniciación a los microcontroladores de las familias de 8 bits
Tabla de contenido
entrada [1] está a un nivel lógico 1, el transistor tipo P [4] no conduce, desconectando la salida [3] de V
tener en cuenta la condición del transistor tipo P [6]. También, cuando la entrada [1] está a un nivel lógico 1, el
transistor tipo N [5] conduce, conectando la salida [3] a tierra (lógica 0). Igualmente, cuando la entrada [2] está a
un nivel lógico 1, el transistor tipo P [6] no conduce, desconectando la salida [3] de V
condición del transistor tipo P [4]. También, cuando la entrada [2] está a lógico 1, el transistor tipo N [7]
conduce, conectando la salida [3] a tierra (lógica 0).
Puertas de Transmisión, Buffers y Flip-Flops
Los microcontroladores incluyen los tipos más complejos de puertas lógicas y los elementos
funcionales mostrados en la sección anterior. En esta sección, se estudian algunas de estas estructuras más
complejas, las dos estructuras primeras —la puerta de transmisión y el Buffer de tres estados— introduciendo la
idea de señales de alta impedancia controladas lógicamente, la tercera — Medio Flip-Flop — introduce una
estructura, que puede mantener una señal en la salida, aún después de que la señal de entrada haya cambiado.
Los Flip-Flops son vitales para los microcontroladores, para realizar contadores y tareas secuenciales.
Puerta de transmisión
La
Figura 7
muestra el símbolo lógico, la Tabla de verdad y un circuito CMOS equivalente. Cuando la
entrada de control [3] está a un nivel lógico 1, se dice que la puerta de transmisión conduce y cualquier nivel
lógico presente en la entrada [1] también estará en la salida [2]. Cuando la entrada de control [3] está a un nivel
lógico 0, se dice que la puerta de transmisión no conduce y el nodo de salida [2] estará desconectado de todo
(alta impedancia o Hi-Z).
Viendo el circuito CMOS equivalente a la derecha de la
siguiente: Cuando la entrada de control [3] está a un nivel lógico 0, la puerta del transistor tipo N [6] estará a
lógico 0 y la puerta del transistor tipo P [5] estará a un nivel lógico 1 (V
que harían conducir el transistor tipo P [5] o el transistor tipo N [6], así que no hay ninguna conducción entre la
entrada [1] y la salida [2]. Desde el nodo de salida [2] está eficazmente aislado de todo, entonces se dice que está
en alta impedancia (Hi-Z).
Cuando la entrada de control [3] está a un nivel lógico 1, se dice que la puerta de transmisión conduce y
entonces tiene una conexión directa de la entrada [1] a la salida [2]. Si las dos entradas de control [3] y [1] están
a un nivel lógico 1, el transistor tipo P [5] conducirá y conectará la entrada [1] y salida [2]. Aunque la puerta de
transistor tipo N [6] esté en nivel lógico 1, la 'fuente' [1] también está al mismo voltaje, entonces el transistor [6]
no conducirá. Si la entrada de control [3] está a un nivel lógico 1 y la entrada [1] está a un nivel lógico 0, el
transistor tipo N [6] conducirá y conectará la entrada [1] y la salida [2]. Aunque la puerta del transistor tipo P [5]
esté a un nivel lógico 0, la 'fuente' [1] también estará al mismo voltaje, entonces el transistor [5] no conducirá.
La puerta de transmisión mostrada en la
de dejar pasar señales intermedias entre los niveles lógicos legales.

Entrada

Transistor
[1]
[2] [4] [5] [6] [7]
0
0
On Off On Off
0
1
On Off Off On
1
0
Off On On Off GND (0)
1
1
Off On Off On
Tabla 7. Tabla de Verdad de la puerta NOR
Control
Entrada
[3]
[1]
0
0
0
1
1
0
1
1
Figura 7. Puerta de Transmisión CMOS
Figura 7
a veces se llama interruptor analógico porque es capaz
22
DD
Salida
[3]
V
(1)
DD
GND (0)
GND (0)
Salida
[2]
Hi-Z
Hi-Z
0
1
Figura 6
y la
Tabla
7, se puede explicar lo
). No hay voltaje entre tierra y VDD,
DD
sin
DD
sin tener en cuenta la
Tabla de contenido
loading

Este manual también es adecuado para:

Hc08

Tabla de contenido