C. Procedimiento de Prueba del Bloqueo Comparador Direccional
1) Aplique la condición Prefalla de la Tabla 6-1.
Disparo no observado
2) Aplique el voltaje clasificado a la entrada 1, la cual es monitoreado a la señal 85CO
Aplique Falla 1.
Observe las operaciones
Ademas de las salidas de contacto trazadas arriba, se pueden observar muchas salidas lógicas en la
pantalla de Alcance Lógico del CPU. Del Menú Raíz ( Lista 1 ) seleccione:
Observe el Alcance Lógico A del CPU:
Observe el DSP y Salidas Lógica
2a) Aplique el voltaje nominal a la entrada 2, el cual es trazar para Chan Rcv 1.
Applique Falla 1 de nuevo. No se observa disparo
Observe el Alcance Lógico A del CPU:
Corte el voltaje de la entrada 2, la cual es trazada al Channel Rcv 1.
3) Aplique Falla 2
Observe las operaciones
Observe el Alcance Lógico A del CPU y las Salidas Lógicas DSP
3a) Aplique el voltaje nominal a la salida 2, la cual es trazada al Channel Rcv 1.
Aplique Falla 2 de nuevo. No se observo disparo.
Prueba REL 512
Terminal de Control del Disyuntor y Protección de Línea REL 512 de ABB
Signal
PFT
Pil Chan Stop
[5] Monitoring Functions
[5] CPU Logic Scope
Trip 3-Pole = 1
Pilot Enable = 1
Pilot Channel Stop = 1
Pilot Blocking Trip = 1
/
[4] DSP Elements and Logic
[B] bit 1 = 1 FP GROUND A
/
Trip 3-Pole = 0
Pilot Enable = 1
Channel Rcv #1, #2 = 1, 0
Signal
PFT
Pil Chan Stop
Output
5
8
Output
5
8
6-31