Mitsubishi Electric MELSEC A Serie Manual De Programación página 40

Tabla de contenido
Instrucciones de aplicación I
Grupo
Instrucción
D+
D+P
D+
D+P
Adición y
sustracción de
datos binarios
de 32 bits
D-
D-P
D-
D-P
*: La cantidad de pasos de programa depende del tipo de CPU y de los operandos utilizados.
En la utilización de una CPU de QnA o de una CPU de Q de procesador único: 3
En la utilización de una CPU de Q de procesador múltiple y
operandos internos de palabra (sin registro de archivo ZR): 5
Constantes: 5
Operandos de bit cuya dirección es un valor múltiplo de 16,
que tienen la denominación de bloque de bit K8 y que no se procesan por la asignación de índice: 5
En la utilización de una CPU de Q de procesador múltiple y operandos diferentes a los operandos arriba
indicados. 3
**: La cantidad de pasos de programa depende del tipo de CPU y de los operandos utilizados.
En la utilización de una CPU de QnA o de una CPU de Q de procesador único: 4
En la utilización de una CPU de Q de procesador múltiple y
operandos internos de palabra (sin registro de archivo ZR): 6
Constantes : 6
Operandos de bit cuya dirección es un valor múltiplo de 16,
que tienen la denominación de bloque de bit K8 y que no se procesan por la asignación de índice: 6
En la utilización de una CPU de Q de procesador múltiple y operandos diferentes a los operandos arriba
indicados. 4
2 – 16
Variables
Significado
(d+1, d)+(s+1, s)
→ (d+1, d)
s, d
((s1)+1, s1)+((s2) +1, s2)
→ ((d1)+1, d1)
s1, s2, d1
(d+1, d)-(s+1, s)
→ (d+1, d)
s, d
((s1)+1, s1)-((s2)+1,s2)
→ ((d1)+1, d1)
s1, s2, d1
Ejecución
Q
A
*
9
3
**
11
4
*
9
3
**
11
4
Programación MELSEC A y Q
Instrucciones
Referencia
6.2.2
6.2.2
6.2.2
6.2.2
6.2.2
6.2.2
6.2.2
6.2.2

Hide quick links:

Tabla de contenido
loading

Tabla de contenido