Instrucciones estructuradas de programa
Ejemplo 1
CHG (A3 CPU)
Para un procesamiento correcto de la instrucción CHG debe compararse el resultado de
procesamiento de un ciclo de programa con el ciclo anterior. Debido a este motivo debe
activarse siempre el relé interno especial M9050 antes de la ejecución de la instrucción CHG
para cargar el resultado de procesamiento del ciclo anterior de la memoria intermedia hacia
la memoria de trabajo.
Ya que la instrucción CHG se ejecuta en combinación con una CPU de A3
cumplirse la condición de entrada, deben escribirse los programas en función del siguiente
esquema. El programa izquierdo se encuentra en el área principal de memoria y el programa
derecho se encuentra en el subárea de memoria.
Se activa siempre el relé interno especial M9036.
INDICACIÓN
La modificación de un programa en el subárea durante el procesamiento del programa en el
área principal (o bien inversamente) supone que los relés internos especiales M9051, M9056
y M9057 se activan para evitar una ejecución de la instrucción CHG y por lo tanto una
conmutación de programa.
Esto significa que durante un cambio en línea en el subárea, no se procesa el área principal.
Esto se ejecuta automáticamente en el GX Developer y el GX IEC Developer.
Programación MELSEC A y Q
CHG
solamente al
CHG__KB1, CHG__KB2
7 – 155