Instrucciones de control maestro
5.5
Instrucciones de control maestro
5.5.1
MC, MCR
INDICACIÓN
En los editores IEC no deben utilizarse estas instrucciones.
CPU
AnS
Operandos
MELSEC A
Operandos de bit
X
Y M L
n
© © © © © ©
d
1
La función de índice está disponible exclusivamente en las CPUs AnA, AnAS o AnU.
2
La cantidad de pasos es de 5 para la instrucción MC y de 3 para la instrucción MCR. Mayores
informaciones acerca de la cantidad de pasos en caso de utilización de una CPU AnA, AnAS o AnU
CPU se indican en el párrafo 3.10.2 „Con una CPU de AnA, AnAS y AnU" de estas Instrucciones de
Programación.
Operandos
MELSEC Q
Operandos internos
(Sistema, Operador)
Bit
n
—
©
d
1
La cantidad de pasos es de 2 para la instrucción MC y de 1 para la instrucción MCR.
GX IEC
Lista de instrucciones
Developer
GX
Developer
Variables
Operando
n
d
Programmierung MELSEC A und Q
AnN
©
©
Operandos de palabra (16 bits)
S
B
F
T
C
MELSECNET/10
File-
Register
Palabra
—
—
©
©
MELSEC
Valor de comando
Nivel para el programa de anidado
(Serie A = N0 - N7, Serie Q/System Q = N0 - N14)
Operando que activa el nivel de anidado.
AnA(S)
AnU
©
Operandos
Constante
D W R A0 A1 Z
V
K
Operandos
Módulos
Directo J \
especiales
de índice
U \G
Bit
Palabra
—
—
—
©
©
©
Plano de contactos
QnA(S), Q4AR
©
©
Punter
Nivel
o
H
P
I
N
(16#)
©
3/5
©
Registro
Otros
Constantes
K, H (16#)
Zn
N
DY
©
—
—
—
—
Lista de instrucciones IEC
MC___ME1, MC___KE1, MC___IE1
MC, MCR
System Q
©
Carry
Error
Flag
Flag
M9010
M9012
M9011
1
©
2
Error
Pasos
Flag
—
1/2
©
1
©
—
MC___GE1
Tipo de datos
Nivel
Bit
5 – 55