Instrucciones estructuradas de programa
Instrucción CHG en combinación con una instrucción PLS
CHG Utilización de una CPU de A3
En caso de utilizar una CPU de A3
estado del relé interno especial M9050.
El relé interno especial M9050 no puede utilizarse en combinación con una NCPU de A3. La
NCPU de A3 se comporta de tal modo como que se habría activado el M9050.
La siguiente indicación muestra en la parte superior una instrucción PLS programada. Esta
parte del programa se encuentra al inicio del programa (paso 0) del área de programa principal
y subárea.
En la parte inferior se indican los respectivos transcursos de señal. El transcurso izquierdo de
señal no se aplica con un relé interno activo M9050, mientras que el transcurso derecho de
señal no se aplica con un relé interno activo M9050.
La tabla siguiente explica el procesamiento en función del estado de activación del X0.
El procesamiento del área principal se marca con un 1, el procesamiento del subárea con un
2 y la duración de un ciclo con un 3.
Estado de X0
0
1
0 → 1
Programación MELSEC A y Q
NO ACTIVADO
Sin activación de M0.
M0 se activa solamente durante el primer ciclo
después de la conmutación del programa con
una instrucción CHG.
M0 se activa solamente para un ciclo de
programa.
depende el modo de ejecución de la instrucción PLS del
Estado de M9050
Sin activación de M0.
M0 se activa después de la activación de X0
durante el primer ciclo del programa en el
subárea al cual se conmutó con una instrucción
CHG.
M0 se activa solamente para un ciclo de
programa.
CHG
CHG__AB2, CHG_0E4, CHG_0E5
ACTIVADO
7 – 151