2.1.2
Subsistema de memoria
El subsistema de memoria controla el acceso a la memoria y la memoria caché.
El Servidor M3000 utiliza memoria SDRAM DDR2 y puede contener hasta ocho
módulos de memoria. El subsistema de memoria admite hasta dos vías de
memoria entrelazada para aumentar la velocidad de acceso a memoria.
2.1.3
Subsistema de E/S
El subsistema de E/S controla la transferencia de datos con dispositivos de E/S.
El subsistema de E/S del Servidor M3000 contiene lo siguiente:
Tarjetas PCIe
■
Ranuras PCIe (x8 vías)
Un microprocesador de controlador de E/S (IOC), que es el microprocesador
■
puente entre el bus del sistema y el bus de E/S.
Interruptor PCI Express conectado a las ranuras
■
Puerto SAS
■
2.1.4
Bus del sistema
La CPU, el subsistema de memoria y el subsistema de E/S están conectados
directamente para implementar la transferencia de datos mediante un conmutador de
alta velocidad y banda ancha.
Cuando se detecta un error de datos en la CPU, el controlador de acceso a memoria
(MAC) o controlador de E/S (IOC), el agente del bus del sistema corrige los datos y
luego los transfiere.
2.1.5
Control del sistema
El Servidor M3000 se controla mediante la utilidad ampliada de control del sistema
(XSCF). La XSCF funciona en un procesador de servicios dedicado, que funciona con
independencia desde el procesador del servidor. En cuanto le llega alimentación al
servidor, la XSCF supervisa constantemente el servidor, incluso si el dominio está
apagado.
Para obtener más información, consulte la
página 2-7
User's Guide.
2-2
Guía de descripción del servidor SPARC Enterprise M3000 •
y SPARC Enterprise M3000/M4000/M5000/M8000/M9000 Servers XSCF
Sección 2.6 "Firmware XSCF" en la
Ma z
r o de 2012