Capítulo 8
Módulos de salidas analógicas aisladas (1756-OF6CI y 1756-OF6VI)
160
Bits de palabra de estado de canal – Modo de punto flotante
Cualquiera de las seis palabras de estado de canal, una por cada canal, muestra
una condición diferente de cero si ese canal en particular entró en fallo por las
condiciones listadas a continuación. Algunos de estos bits establecen bits en
otras palabras de fallo.
Cuando los bits de alarma de límite alto o bajo (bits 1 y 0) se establecen en
cualquiera de las palabras, el bit apropiado se establece en la palabra de fallo
de canal.
Cuando el bit de fallo de calibración (bit 4) se establece en cualquiera de las
palabras, el bit de fallo de calibración (bit 11) se establece en la palabra de
fallo de módulo. La tabla lista las condiciones que establecen cada uno de los
bits de palabra.
Tag (palabra de
Bit
estado)
ChxNotaNumber
Bit 5
ChxCalFault
Bit 4
ChxInHold
Bit 3
ChxRampAlarm
Bit 2
ChxLLimitAlarm
Bit 1
ChxHLimitAlarm
Bit 0
Los módulos 1756-OF6CI y 1756-OF6VI no usan los bits 6 o 7 en este
IMPORTANTE
modo.
Publicación de Rockwell Automation 1756-UM009D-ES-P - Marzo 2015
Evento que establece este tag
El bit se establece cuando el valor de salida recibido del controlador
no es un número (NotANumber) (el valor IEEE NAN). El canal de
salida retiene su último estado.
Este bit se establece cuando ocurrió un error durante la calibración.
Este bit también establece el bit apropiado en la palabra de fallo de
canal.
Este bit se establece cuando el canal de salida está reteniendo el
valor actualmente. El bit se restablece cuando el valor de salida del
modo marcha solicitado está dentro del 0.1% de la escala total del
valor de eco actual.
Este bit se establece cuando el régimen de cambio solicitado del
canal de salida podría exceder el parámetro solicitado de régimen
de rampa máximo configurado. Este permanece establecido
mientras la salida llega a su valor objetivo y se detiene la rampa. Si
el bit se enclava, permanece establecido mientras no se desenclava.
Este bit se establece cuando el valor de salida solicitado está por
debajo del valor de límite bajo configurado. Este permanece
establecido hasta que la salida solicitada sube del límite bajo. Si el
bit se enclava, permanece establecido mientras no se desenclava.
Este bit se establece cuando el valor de salida solicitado supera el
valor de límite alto configurado. Este permanece establecido hasta
que la salida solicitada baja del límite alto. Si el bit se enclava,
permanece establecido mientras no se desenclava.