El bus interno localizado en la parte posterior del frontal del relé realiza la conexión entre los componentes arriba
descritos. Las dos bandejas donde están los componentes son totalmente extraibles. La secuencia de extracción
es la siguiente: Soltar los cuatro tornillos localizados en la cuatro esquinas del frente del equipo, retirar la tapa
frontal, desconectar el cable de conexión que une ésta con el resto del equipo y específicamente con la CPU,
retirar el conector plástico que une el bus frontal, y finalmente tirar de las dos bandejas para extraerlas
completamente. La secuencia de instalación de todos los componentes extraídos será exactamente la inversa a
la seguida para extraerlos.
Los bloques de bornas localizados en la tapa posterior del equipo van identificados con las letras A, B, C y D, y
opcionalmente con las letras E and F si la unidad lleva la tarjeta de expansión (ver figura 4). Adicionalmente,
cada borna está identificada con un número.
Los conectores para las comunicaciones están situados en la parte frontal y al lado derecho de la parte posterior
de la caja. El puerto frontal está identificado como PORT 1 y los puertos traseros como PORT 2 y PORT 3. La
señal IRIG-B demodulada que se usa para sincronizar usa un conector localizado también en la parte posterior
del relé.
5.2. TEORÍA DE OPERACIÓN
El sistema DBF mide continuamente las señales de corriente, realiza cálculos complejos usando sus datos
internos, almacena los incidentes relevantes, arranca los disparos y genera información que puede ser usada
para identificar el estado del sistema eléctrico asociado. La funcionalidad del DBF está asociada a los siguientes
módulos:
El módulo magnético realiza dos funciones esenciales: Proporcionar aislamiento galvánico, y factor de escala a
las señales analógicas que entran al sistema. En el caso de los transformadores de intensidad, la señal de
intensidad es convertida en una señal de tensión proporcional a la intensidad de entrada. Los transformadores
de intensidad están diseñados para mantener la linearidad en el rango total de medida del relé.
El DBF utiliza dos microprocesadores de 16-bits operando a una frecuencia de 20 MHz. Uno de estos
microprocesadores se usa para controlar y realizar las comunicaciones y el otro para realizar los cálculos y
evaluar los algoritmos de protección. En general, los microprocesadores se responsabilizan del control de las
señales de entrada y salida, realizando cálculos y operaciones a gran velocidad. El uso de los dos
microprocesadores tiene una gran ventaja, ya que permite independizar las labores de protección de las de
comunicaciones, incrementando la rapidez y fiabilidad de todo el conjunto.
Las señales de tensión mencionadas anteriormente se llevan a un conversor analógico/digital el cual las
convierte en señales digitales equivalentes que quedan listas para su entrada al microprocesador. La resolución
del conversor es de 10 bits.
El código se almacena en una memoria no volátil EPROM, mientras que los ajustes y los eventos se guardan en
una memoria EEPROM. La información de oscilografía se almacena en memoria RAM. Esta información se
mantiene por 24 horas tras desconectar el equipo (retirar la alimentación DC) por medio de un condensador.
Un reloj en tiempo real de alta resolución asegura que la fecha y hora de todos los incidentes pueda ser
etiquetada con una resolución de un milisegundo. Este reloj puede ser sincronizado desde el exterior por medio
de la entrada IRIG-B disponible para tal fin.
5-2
DESCRIPCIÓN DE HARDWARE
- Módulo Magnético
- Tarjeta CPU
- Fuente de alimentación
- Teclado y display.
DBF Protección de Fallo de Interruptor
5.2.1.
5.2.1. MÓDULO MAGNÉTICO
5.2.2.
TARJETA DE CPU
GEK-106218F