Alarmas y avisos de diagnóstico
6.2 Alarmas y diagnósticos
Alarma de proceso en entradas
La CPU compacta puede generar una alarma de proceso con los eventos siguientes:
● Rebase por defecto del valor límite inferior 1
● Rebase por exceso del valor límite superior 1
● Rebase por defecto del valor límite inferior 2
● Rebase por exceso del valor límite superior 2
Encontrará información detallada sobre el evento en el bloque de organización de alarma de
proceso, con la instrucción "RALRM" (leer información adicional de alarma) y en la ayuda en
pantalla de STEP 7.
El canal de la periferia analógica integrada que ha originado la alarma de proceso se
registra en la información de arranque del bloque de organización. En la figura siguiente se
muestra la asignación a los bits de la palabra doble de datos locales 8.
Figura 6-4
Información de arranque del bloque de organización
Comportamiento al alcanzar simultáneamente los valores límite 1 y 2
Si se alcanzan simultáneamente los dos límites superiores 1 y 2, la periferia analógica
integrada notifica siempre primero la alarma de proceso para el límite superior 1. El valor
configurado para el límite superior 2 no es relevante. Tras procesar la alarma de proceso
para el límite superior 1, la CPU compacta dispara la alarma de proceso para el límite
superior 2.
La periferia analógica integrada se comporta de forma análoga al alcanzar simultáneamente
los valores límite inferiores. Si se alcanzan simultáneamente los dos límites inferiores 1 y 2,
la periferia analógica integrada notifica siempre primero la alarma de proceso para el límite
inferior 1. Tras procesar la alarma de proceso para el límite inferior 1, la periferia analógica
integrada dispara la alarma de proceso para el límite inferior 2.
86
CPU 1511C-1 PN (6ES7511-1CK00-0AB0)
Manual de producto, 06/2015, A5E35306392-AA