Aim TTi MX100Q Manual De Instrucciones página 33

Tabla de contenido
Bit 6
MSS/RQS. Este bit (según lo define la norma IEEE 488.2) contiene bien el mensaje
Master Status Summary (MSS, resumen de estado maestro) devuelto como
respuesta a la consulta *STB? o bien el mensaje Requesting Service (RQS,
solicitando servicio) devuelto como respuesta a un sondeo en serie.
El mensaje RQS se borra al sondearse, pero el bit MSS permanece habilitado
mientras la condición siga siendo cierta.
Bit 5
ESB. El bit Event Status (estado de evento). Este bit se habilita si algún bit
habilitado en el Standard Event Status Register se corresponde con un bit habilitado
en el Standard Event Status Enable Register.
Bit 4
MAV. El bit Message Available (mensaje disponible). Este bit se habilitará cuando el
instrumento disponga de un mensaje de respuesta formateado y listo para ser
enviado al controlador.
El bit se borrará una vez que se haya enviado el Response Message Terminator
(finalizador del mensaje de respuesta).
Bit 3
LIM4. El bit Output4 Limit Status (estado límite en salida 4). Se habilitará si se
habilita cualquier bit del Limit Event Status Register de la salida 4 y se habilitan sus
bits correspondientes en el Limit Event Status Enable Register LSE4.
Bit 2
LIM3. El bit Output3 Limit Status (estado límite en salida 3). Se habilitará si se
habilita cualquier bit del Limit Event Status Register de la salida 3 y se habilitan
sus bits correspondientes en el Limit Event Status Enable Register LSE3.
Bit 1
LIM2. El bit Output2 Limit Status (estado límite en salida 2). Se habilitará si se
habilita cualquier bit en el Limit Event Status Register de la salida 2 y se habilitan
sus bits correspondientes en el Limit Event Status Enable Register LSE2.
Bit 0
LIM1. El bit Output1 Limit Status (estado límite en salida 1). Se habilitará si se
habilita cualquier bit en el Limit Event Status Register de la salida 1 y se habilitan
sus bits correspondientes en el Limit Event Status Enable Register LSE1.
Sondeo GPIB en paralelo (PRE)
Este instrumento ofrece prestaciones completas de sondeo en paralelo según se definen en la
norma IEEE 488.1. El Parallel Poll Enable Register (registro de activación del sondeo en paralelo),
que se fija con el comando *PRE <
Status Byte Register van a ser utilizados para conformar el mensaje local ist. Si cualquier bit se
coloca a 1 tanto en el STB como en el PRE, ist será 1, de lo contrario será 0. El estado del
mensaje ist también puede leerse directamente mediante la consulta *IST?
El protocolo de capa física del sondeo en paralelo (que determina la línea de datos que se va a
controlar y su sentido lógico) se configura mediante los comandos PPC y PPE y se libera mediante
los comandos PPU y PPD de la manera definida por la norma. El instrumento implementa pull-up
pasivo en las líneas DIO durante dicho sondeo.
Query Error Register: manejo de errores de la norma GPIB IEEE 488.2
Estos errores tienen muchas más probabilidades de producirse en la interfaz GPIB semidúplex,
que requiere al instrumento conservar una respuesta hasta que el controlador le permita hablar.
Todas las demás interfaces proporcionan comunicación dúplex completa, con almacenamiento en
búfer en la capa física, que habitualmente conserva una respuesta del instrumento hasta que el
software controlador la lea; no existe un equivalente del estado GPIB «autorizado para hablar»,
por lo que el instrumento no está al tanto de las acciones del controlador.
El error UNTERMINATED de la norma IEEE 488.2 se produce si el instrumento ha recibido una
señal de permiso para hablar pero no tiene nada que decir, porque el formateador de respuestas
está inactivo y la cola de entrada se encuentra vacía. Ello hará que el bit Query Error se active en
el Standard Event Status Register, que se coloque un valor de 3 en el Query Error Register y que
el intérprete se reinicie.
> y se lee con la consulta *PRE?, especifica qué bits del
NFR
Página 32
Tabla de contenido
loading

Este manual también es adecuado para:

Mx100qp

Tabla de contenido