Programación de los bloques de función y de las características
BCD
Convierte hasta 8 entradas lógicas decimales codificadas en binario en un entero sin signo y VCn S
toma el valor del entero. Por ejemplo, 00000100 = 4.
En el VPR, cuando se desencadena la activación, el programa de puntos de consigna especificado por el
valor de VCn S se copia del almacenamiento interno al bloque(s) de función del perfil, donde el
perfil(es) se puede(n) programar o ejecutar.
En la Tabla 4-31 se describen las opciones BCD. Consulte la Tabla 4-2 para información sobre
opciones adicionales.
Mensaje
LIM. MIN. SAL.
DESACT o número
LIM. MAX. SAL.
BIT 0
DESACT, parámetro lógico,
0 y 1
hasta
BIT 7
ACTIVA
DESACT, parámetro lógico,
0 y 1
Ejemplo 1 de VPR, carga de un programa de 2 perfiles
Se programa un instrumento de 2 programadores. Según la Tabla 4-32, un instrumento de 2
programadores puede ejecutar 2 perfiles a la vez y puede almacenar en su memoria interna hasta 6
programas, cada uno de ellos con dos perfiles.
Suponga que los bits del BCD se programan como se indica a continuación: Bit 2 = 1, Bit 1 = 1, Bit 0 =
0. Esta secuencia de bits es igual al número 6 y es el valor de VCn S. Cuando la entrada lógica Activa
se activa, los perfiles del Programa 6 se cargan desde la memoria interna en los bloques de función para
el Perfil 1 y el Perfil 2, donde se pueden editar o ejecutar.
Ejemplo 2 de VPR, carga de un programa de 4 perfiles
Se programa un instrumento de 4 programadores. Conforme a la Tabla 4-32, un instrumento de 4
programadores puede ejecutar 4 perfiles a la vez y puede almacenar en su memoria interna hasta 3
programas, cada uno con 4 perfiles.
Suponga que los bits del BCD se programan tan como se indica a continuación: Bit 2 = 0, Bit 1 = 1, Bit
0 = 0. Esta secuencia de bits es igual al número 2 y es el valor de VCn S. Cuando la entrada lógica
Activa se activa, los perfiles del Programa 2 se cargan desde la memoria interna en los bloques de
función para los perfiles del 1 al 4, donde se pueden editar o ejecutar.
124
Tabla 4-31 Opciones de BCD
Rango/opciones
VPR y VRX – Manual del usuario
Definición
El valor de salida que se muestra queda inmovilizado y
parpadea cuando se superan estos límites.
El decimal codificado en binario representado por los estados
de estas entradas lógicas se convierten en un entero sin
signo. El BIT 7 es el bit más significativo y el BIT 0 el menos.
En el VPR, cuando esta entrada lógica hace una transición
desde desact (0) a act (1), los perfiles del programa
especificados se cargan desde la memoria interna al bloque
de función del perfil. Consulte la tabla 4.32.