Patrón De Bits De Los Datos De Salida Y Entrada (Datos Útiles F) - Festo CPX-FVDA-P Traducción Del Manual Original

Ocultar thumbs Ver también para CPX-FVDA-P:
Tabla de contenido
1. Cuadro general del sistema CPX-FVDA-P
1.2.1 Patrón de bits de los datos de salida y entrada (datos útiles F)
Patrón de bits de los datos de salida: byte 0 y byte 1
BYTE
Bit 7
Byte 0
reservado
0
Byte 1
Pasivación
por
canales
0 = off
1 = on
Tab. 1/5: Patrón de bits de los datos de salida: (datos útiles F, byte 0 y byte 1)
Supervisión de circuito
cruzado
1-14
Bit 6
Bit 5
Supervisión de
circuito cruzado
Canal 2
Canal 1
(CH2)
(CH1)
0 = on
1 = off
reservado
0
Mediante el bit 5 y el bit 6 del byte 0 es posible desactivar
selectivamente la supervisión del circuito cruzado del canal
indicado. Con la supervisión activa se efectúa una
comprobación cíclica de las rutas de desconexión. En ella se
comprueba el funcionamiento de los interruptores
electrónicos y la ausencia de circuitos cruzados en los
cables. El control cíclico provoca un breve desplazamiento
del potencial en la tensión de salida y esta se produce
uniformemente en los lados de P y M. Así, la tensión de
salida se mantiene prácticamente constante. Esto no influye
en los consumidores libres de potencial.
Bit 4
Bit 3
reservado
0
Festo P.BE-CPX-FVDA-P-ES es 1303a Español
Bit 2
Bit 1
Estado nominal
Canal 2
Canal 1
(CH2)
(CH1)
0 = off
1 = on
Confirmación
Canal 2
Canal 1
(CH2)
(CH1)
– Cambio Low } High =
confirmación de usuario o
– 1 permanente =
confirmación automática
Bit 0
Canal 0
(CH0)
Canal 0
(CH0)
Tabla de contenido
loading

Tabla de contenido