Retardo de la cabecera
D
S
Figura A.22/J.116 − − − − Modelo de sistema para el análisis de la temporización
El retardo que se produce entre la ubicación del final del marcador ascendente y el comienzo del
siguiente byte de sincronización, que se denomina D
binaria igual la duración de 194 bytes, o (194 × 8/2) símbolos de reloj.
En el soporte físico del centro cabecera entre la ubicación en la que se inserta el marcador
ascendente en el paquete MAC y la llegada de los datos al entrelazador, se producirá un cierto
retardo de procesamiento. Es un retardo constante, D
incluyendo al byte de sincronización que sigue al marcador ascendente.
El retardo debido al proceso de entrelazado en el centro cabecera es D
sincronización.
Existe un retardo adicional, dva, que se puede producir si existe un proceso de codificación
convolucional; este retardo dependerá de la velocidad de codificación, conforme con la
especificación de DVB-MS (también depende del diseño).
Existirá un cierto retardo de procesamiento en el soporte físico del centro cabecera entre la salida del
codificador interno y la salida del modulador QPSK. Debe tratarse de un retardo constante, D
cada byte del flujo de salida.
El enlace de datos tiene dos valores de retardo, D
cada STU, y d
, el retardo de enlace variable de cada STU que se debe al hecho de que cada STU se
L
encuentra a una distancia distinta del centro cabecera. Este retardo variable del enlace se compensa
mediante la operación de alineación de distancia.
Existirá un cierto retardo de procesamiento en el soporte físico de la STU, entre la entrada al
demodulador QPSK y la entrada al decodificador convolucional. Este retardo depende del diseño, d
y puede ser constante o variable para cada byte del flujo de datos.
Existe un retardo adicional, dvb, debido al decodificador convolucional; este retardo depende de la
velocidad del código, conforme a la especificación de DVB-MS. También depende del diseño.
El retardo debido al proceso de desentrelazado en la STU es D
completo de cada byte de sincronización.
El retardo de entrelazado total D
es constante para cada byte. Su valor vendrá dado por:
D
de la red
D
dva
1
D
1A
= D
+ D
I
IA
= 204 × 8 × profundidad de entrelazado/velocidad binaria.
I
Retardos del
enlace de datos
D
D
+ d
2
L
L
, es un valor constante para cada velocidad
S
, que es el mismo para cada byte entrante,
1
, retardo del enlace constante que experimenta
L
, y es igual al retardo de entrelazado
IB
IB
Retardos del adaptador
multimedios (STB)
d
dvb
3
D
1B
T0908590-99
y es cero para los bytes de
IA
UIT-T J.116 (05/2000)
d
4
, para
2
,
3
45