A.5.2.1.5
Velocidad binaria (OOB descendente)
La velocidad binaria será de 3,088 Mbit/s. La precisión de la velocidad de símbolos debe estar
comprendida dentro de ±50 ppm.
A.5.2.1.6
Nivel de potencia del receptor (OOB descendente)
El nivel de potencia del receptor estará comprendido en el rango de 42 dBµV a 75 dBµV (RMS)
(75 Ω) en el punto de entrada de IF.
A.5.2.1.7
Resumen (OOB ascendente)
Véase el cuadro A.3.
Velocidad de transmisión
Modulación
Filtrado de transmisión
Separación entre canales
Tamaño de los pasos de frecuencia
Aleatorización
Codificación diferencial
Entrada serie
Salida serie
Figura A.10/J.116 − − − − Desaleatorizador
Cuadro A.3/J.116 − − − − Resumen (descendente)
Resumen (descendente)
3,088 Mbit/s
QPSK con codificación diferencial.
Raíz cuadrada de coseno alzado con α = 0,30
2 MHz
250 kHz (granularidad de la frecuencia central)
Después de añadir los bytes FEC, todos los datos a 3,088 Mbit/s
pasan por un aleatorizador formado por un registro de
desplazamiento con realimentación lineal de seis registros (LFSR)
para garantizar una distribución aleatoria de unos y ceros. El
polinomio generador es:
La conversión de byte a bit (paralelo/serie) se realiza comenzando
por el MSB.
Al objeto de recuperar los datos, en el receptor se utiliza un
desaleatorizador complementario autosincronizado.
El codificador diferencial aceptará la secuencia de bits A y B y
generará los cambios de fase siguientes:
A B Cambio de fase
0 0
0 1
1 1
1 0
En el modo serie, A llega en primer lugar.
+
6
5
x
x
ninguna
+90°
180°
−90°
T0908080-99
+
1
.
UIT-T J.116 (05/2000)
25