1 + s T
Stabilizing
1
Signal
1 + s T
2
Stabilizing Signal
Enable
Disable
PSS Output Before Gain and Limits
Filtro de disminución y limitador de lógica
La salida de las etapas de compensación de fase está conectada, a través de una etapa de ganancia de
estabilizador, al filtro de disminución y al limitador de lógica.
El interruptor de software SSW 9 habilita y deriva el filtro de disminución y el limitador de lógica. Este
interruptor se encuentra en la ficha Control de la pantalla PSS de BESTCOMS.
El filtro de disminución posee dos constantes de tiempo: normal y límite (menor que normal). La constante
de tiempo posee un intervalo de ajuste de 5 a 30 segundos con incrementos de 0,1 segundo. La constante
de tiempo límite posee un intervalo de ajuste de 0 segundo a 1 segundo con incrementos de 0,01 segundo.
Las constantes de tiempo del filtro de disminución se encuentran en la ficha Output Limiter (Limitador de
salida) de la pantalla PSS de BESTCOMS.
El limitador de lógica compara la señal del filtro de disminución con los ajustes de límite superior e inferior
del limitador de lógica. Si el contador llega al tiempo de retardo establecido, la constante de tiempo del
filtro de disminución cambia de constante de tiempo normal a constante de tiempo límite. Cuando la señal
retorna a los valores dentro de los límites especificados, el contador se restablece y la constante de tiempo
del filtro de disminución vuelve a cambiar a constante de tiempo normal. El límite superior del limitador de
lógica posee un intervalo de ajuste por unidad de 0,01 a 0,04 con incrementos de 0,001. El límite inferior
del limitador de lógica posee un intervalo de ajuste por unidad de –0,04 a –0,01 con incrementos de 0,001.
El retardo de tiempo del limitador de lógica posee un intervalo de ajuste de 0 segundo a 2 segundos con
incrementos de 0,01 segundo. Los ajustes del limitador de lógica se encuentran en la ficha Output Limiter
(Limitador de salida) de la pantalla PSS de BESTCOMS.
La Figura 3-22 muestra el filtro de disminución y el limitador de lógica.
SSW 9
Phase Lead
Block
3-36
SSW 6
1 + s T
Exclude
3
1 + s T
4
Include
Figura 3-21. Etapas de compensación de fase
Terminal
Voltage Limiter
Disable
s T
w5
1 + s T
Enable
w5
Figura 3-22. Filtro de disminución y limitador de lógica
Descripción funcional del DECS-400
SSW 7
Exclude
Include
1 + s T
5
1 + s T
6
Señal de estabilización
Habilitar
Inhabilitar
Salida de PSS antes de ganancia y límites
V
PSS_ULMT
V
PSS_LLMT
V
PSS_ULMT
Logic Limiter
V
PSS_LLMT
V
lmt_lo
PSS Output Before
Gain and Limits
1 + s T
P0026-21
7
12-09-04
1 + s T
8
P0026-22
12-13-04
V
lmt_hi
9369772990 Rev V
V
ST