9492672990
Filtros torsionales
Los dos filtros torsionales, que se muestran en la Figura 13-6, se encuentran disponibles después de la
señal de estabilización y antes de los bloques de compensación de fase. Los filtros torsionales
proporcionan la reducción de ganancia deseada a una frecuencia especificada. Los filtros compensan los
componentes de frecuencia torsional presentes en la señal de entrada.
SSW 4
s
Stabilizing
Enable
Signal
s
Disable
El interruptor de software SSW 4 habilita e inhabilita el filtro torsional 1 y SSW 5 habilita e inhabilita el
filtro torsional 2.
Los filtros torsionales 1 y 2 son controlados a través de un numerador zeta (Zeta Num), un denominador
zeta (Zeta Den) y un parámetro de respuesta de frecuencia (Wn).
Compensación de fase
La señal de velocidad derivada se modifica antes de aplicarse a la entrada del regulador de tensión. El
filtro de la señal proporciona un adelanto de fase en las frecuencias electromecánicas de interés (0,1 Hz
a 5 Hz). El requisito de adelanto de fase es específico del sitio y se requiere para compensar el retardo
de fase introducido por el regulador de tensión de bucle cerrado.
Se encuentran disponibles cuatro etapas de compensación de fase. Cada etapa posee una constante de
tiempo de adelanto de fase (T1, T3, T5, T7) y una constante de tiempo de retardo de fase (T2, T4, T6,
T8). En general, las primeras dos etapas de adelanto-retardo se ajustan para igualar los requisitos de
compensación de fase de una unidad. Si es necesario, la tercera y cuarta etapa se pueden agregar a
través de los ajustes de los interruptores de software SSW 6 y SSW 7. Figura 13-7 muestra las etapas de
compensación de fase y los interruptores de software asociados.
1 + s T
Stabilizing
1
Signal
1 + s T
2
Filtro de disminución y limitador de lógica
La salida de las etapas de compensación de fase está conectada, a través de una etapa de ganancia de
estabilizador, al filtro de disminución y al limitador de lógica.
El interruptor de software SSW 9 habilita y deriva el filtro de disminución y el limitador de lógica. El filtro
de disminución tiene dos constantes de tiempo: Normal y Límite (menor que lo normal).
DECS-150
SSW 2
Derived
Speed
Deviation
Washed
Out Speed
Washed
Out Power
Figura 13-5. Selección de la señal de estabilización
2
2
2
+
z
w
s
+
w
n
n
n
2
2
2
+
z
w
s
+
w
d
n
n
Figura 13-6. Filtros torsionales
SSW 6
1 + s T
Exclude
3
1 + s T
4
Include
1 + s T
1 + s T
Figura 13-7. Compensación de fase
SSW 3
Stabilizing
Signal
P0026-19
12-09-04
SSW 5
2
s
+
2
z
w
s
+
w
Enable
n
n
2
2
s
+
z
w
s
+
w
d
n
Disable
SSW 7
Exclude
Include
1 + s T
5
1 + s T
6
Estabilizador del sistema de potencia
2
Phase
n
Compensation
2
n
P0026-20
12-09-04
PSS Output Before
Gain and Limits
P0026-21
7
12-09-04
8
13-5