1. Cuadro general del sistema CPX-F8DE-P
N.º Secuencia
1
El módulo no está
inhibido
Se produce un error
de canal
2
El módulo ha
detectado el error
de canal
El F-Host detecta el
error de canal del
conjunto modular
3
El usuario elimina el
error de canal
El usuario confirma
el error de canal
(como mínimo
1 ciclo F de I/O)
4
El canal deja de
estar inhibido
Las celdas marcadas en gris destacan los bits relevantes para la fila de la tabla respectiva.
1) Bit en la imagen de salida è Tab. 1/7
2) Bit en la imagen de entrada è Tab. 1/8, byte 1
X: La señal puede ser 0 o 1
Tab. 1/10: Descripción del desarrollo de la confirmación de errores de canal, ejemplo
Festo P.BE-CPX-F8DE-P-E S es 2021-03c Español
Desarrollo de la confirmación
Cuando se utiliza la inhibición por canales, la confirmación
se realiza con el programa de seguridad a través del bit 0 el
byte 0 de los datos de salida (PAA) è Tab. 1/7.
La siguiente descripción de la secuencia muestra los bits
relevantes en la inhibición por canales en la imagen de
entrada y de salida del módulo de entrada.
Inhibición
Estado
por
eléctrico
1)
canales
en la
entrada
1 (activa)
X
1 (activa)
X
1 (activa)
X
1 (activa)
X
Estado en
Bit de
la imagen
cualifi
de
cación
2)
entrada
X
1
0
0
0
0
X
1
Confir
mación del
2)
error de
1)
canal
0
0
1
X
1-17