9.3
Interfaz de datos de usuario
Datos de usuario
La CPU maestra tiene acceso a un total de 16 bytes de datos de entradas y a 16 bytes de
datos de salida durante el funcionamiento normal del módulo FM 352-5. Los primeros dos
bytes de salida se utilizan para transferir información de control y los primeros dos bytes de
entrada retornan información de estado a la CPU.
En el modo de operación Normal, los 14 bytes restantes son entradas y salidas libres que
intercambian el módulo y la CPU, (consulte la tabla siguiente).
Tabla 9- 1
Dirección byte
0
1
2
.
.
15
En el modo de operación Test, los 14 bytes restantes están predefinidos, (consulte la tabla
siguiente). Este modo de operación permite al módulo recibir y transferir información interna
y específica del FB de test para facilitar la emulación del funcionamiento del programa y
para comprobar el cableado.
Tabla 9- 2
Dirección byte
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
High Speed Boolean Processor FM 352-5
Manual del usuario, 05/2011, A5E00131331-04
Bytes de datos de usuario de entrada y salida en modo normal
Datos de salida (al módulo)
Byte de control 1
Byte de control 2
Salidas libres
.
.
Salidas libres
Bytes de datos de usuario de entrada y salida en el modo Test
Datos de salida (al módulo)
Byte de control 1
Byte de control 2
Salidas digitales (0 - 7)
Control de encóder
MSB del valor de carga del encoder
Valor de carga del encoder
Valor de carga del encóder
LSB del valor de carga del encoder
Uso del FM 352-5 con maestros 'no S7'
9.3 Interfaz de datos de usuario
Datos de entrada (del módulo)
Byte de estado 1
Byte de estado 2
Entradas libres
.
.
Entradas libres
Datos de entrada (del módulo)
Byte de estado 1
Byte de estado 2
Entradas digitales (0 - 7)
Entradas digitales (8 - 14)
Estado de alimentación de tensión
Estado SSI
Sobrecarga de las salidas
Estado de la SIMATIC Micro Memory
Card
Estado de encoder 1
Estado de encóder 2
MSB de datos del encoder (32 bits)
Datos del encoder
MSB de datos del encoder (16 bits)
LSB de datos del encoder
203