Transformador De Corriente Auxiliar (Act); Controladores De Fase - RFL Electronics RFL 9300 Manual De Instruccion

Sistema de comparación de carga
Tabla de contenido

2.6 TRANSFORMADOR DE CORRIENTE AUXILIAR (ACT)

Un Controlador de fase RFL 93B PC separado y RFL 93B ACT E/S monitorea cada corriente de fase y la
corriente de masa o corriente 3I 0 . La entrada al RFL 93B ACT E/S consta de un pequeño núcleo toroidal con
una sola espira arrollada alrededor de su centro. Esta única espira es la extensión del devanado secundario del
CT que suministra la forma de onda de corriente de fase. Como en la mayoría de los relés estáticos, la carga
presentada por el RFL 93B ACT E/S está en el rango de los miliohmios. Un circuito no pasivo cancela el flujo en
el núcleo toroidal. Esto permite al toroide manejar grandes desviaciones de CC sin saturar. El circuito mantiene
su precisión sobre un rango dinámico de 250 amperios (RMS).
El RFL 93B PC detecta perturbaciones en la forma de onda de la corriente de fase recibida desde el RFL
93B ACT E/S. Genera una señal en respuesta que evita que se acumule una carga en el capacitor de
realimentación del circuito de control de realimentación del RFL 93B ACT E/S. Este procedimiento patentado
evita que cualquier desviación de CC que pueda estar presente en la forma de onda de corriente sature el
núcleo.

2.7 CONTROLADORES DE FASE

Una vez que los controladores de fase se han inicializado, empiezan a monitorizar la corriente del sistema y
ejecutan los algoritmos de protección. El flanco delantero del reloj de 2 kHz del sistema suministrado por el RFL
93B SV sincroniza la ejecución del programa del controlador de fase. Todas las rutinas de primer y segundo
plano se ejecutan durante el intervalo del reloj de 0,5 ms del sistema. Los controladores de fase ejecutan los
algoritmos de disparo del CCS listados más adelante. Excepto en el caso del DTT (que está controlado por el
módulo RFL 93B SV), los módulos RFL 93B PC individuales toman todas las decisiones de disparar o no
disparar.
El funcionamiento del controlador de fase difiere radicalmente dependiendo de si el relé está configurado
durante el funcionamiento con 2 terminales o 3 terminales:
Funcionamiento con 2 Terminales:
a. Los controladores de fase ejecutan su algoritmo de disparo basado en valores de corriente CT verdaderos.
b. Los algoritmos de disparo se ejecutan inmediatamente al recibir un mensaje CCD, WCM o UHST desde la
estación remota.
Funcionamiento con 3 Terminales:
a. El reloj de sistema suplido por el supervisor es enganchado "phase locked" a la forma de onda de la
corriente de línea (si existe alguna) en la base de señales de error suministradas por cualquier controlador de
fase actualmente seleccionado por el 93B SV. El controlador de fase mide el numero de señales de reloj
recibidas sobre un intervalo definido e indica al supervisor para ajustar el periodo del reloj del sistema hasta que
se reciban exactamente 33 señales de reloj por periodo de la frecuencia de la linea.
b. Los controladores de fase, con la excepción del controlador 3I0, ejecutan sus algoritmos de disparo en
base a los valores transitorios de corriente CT obtenidos sustrayendo la corriente de carga previa al fallo de la
corriente CT verdadera de forma continua. Esto se hace para contrarrestar las amplias desviaciones de ángulo
de fase que se encuentran en los sistemas de 3 terminales. La ejecución del algoritmo de disparo del
controlador 3I0 está basado en la corriente CT verdadera, lo mismo que en las aplicaciones de 2 terminales.
c. Los algoritmos de disparo no se ejecutan hasta que se recibe un mensaje CCD, WCM o UHST desde
ambas estaciones remotas. Además, antes de que se acepten los mensajes deben "validarse" uno a otro, o
sea, deben, con un amplio grado de certidumbre, representar la corriente transitoria total CT de la estación
remota durante el mismo intervalo de tiempo.
d. Una vez que este proceso de "validación" está completo, el valor de corriente transitoria compuesta CT de
la estación remota y el valor de la corriente transitoria CT de la estación local ejecutan los mismos algoritmos
de disparo usados para sistemas de 2 terminales.
En sistemas de 2 terminales la salida analógica de cada RFL 93B ACT E/S se pasa a un Módulo Controlador de
fase RFL 93B PC. El RFL 93B PC usa un convertidor equivalente A/D en serie de 10 bits para convertir la
señal analógica a un valor digital. La integral de todas esas muestras de corriente CT de "control" tomadas
durante un semiciclo se calcula cuando se detecta el cruce por cero de fin de semiciclo y la marca de tiempo
"time-tag" es grabada.
RFL 9300
2 de noviembre de 2001
B e c a u s e R F L ™ a n d H u b b e l l ® h a v e a p o l i c y o f c o n t i n u o u s p r o d u c t i mp r o v e me n t , we r e s e r v e t h e r i g h t t o c h a n g e d e s i g n s a n d s p e c i fi c a t i o n s wi t h o u t n o t i c e .
2-12
RFL Electronics Inc.
(973) 334-3100
Tabla de contenido
loading

Tabla de contenido