Trainer Plus
La corriente máxima de entrada a "0" en las líneas SDA y SCL de un dispositivo compatible
con el bus es de -10 µA. A nivel "1" la corriente de entrada es de 10 µA. La capacidad de dichas
líneas es de 10 pF máximo.
Los dispositivos con niveles fijos de entrada pueden alimentarse desde diferentes fuentes de
alimentación de +5V como se muestra en la figura 3-12.
Los dispositivos I
alimentarse conjuntamente según figura 3-13.
Cuando se combinan ambos tipos de dispositivos, los de niveles fijos de entrada (NMOS,
TTL) y los dependientes de Vdd (CMOS), estos últimos deben conectarse a una alimentación común
de +5V como se muestra en la figura 3-14.
La capacidad máxima del bus es de 400 pF que incluye la capacidad entre cables y la de los
dispositivos conectados.
3.10 TIEMPOS
La señal de reloj en el bus I
mínimo 4 µS. De esta forma el MASTER puede generar una frecuencia de hasta 100 KHz. La figura
3-15 muestra el diagrama de tiempos así como el valor de cada uno.
ESPECIFICACIONES I
Figura 3-12.
2
C cuyos niveles lógicos de entrada están en relación a Vdd, deben
Figura 3-13
Figura 3-14.
2
C tiene un periodo a "0" de como mínimo 4.7 µS y a "1" de como
3 - 11
2
C