M
X
3
6
L
E
-
N
/
M
X
M
X
3
6
L
E
-
N
/
M
X
S
M
B
u
s
(
S
y
s
t
e
m
S
M
B
u
s
(
S
y
s
t
e
m
SMBus es llamado I2C bus también. Es un bus con dos alambre electrica para comunicación de componentes (especialmente
para semiconductor IC), por ejemplo, para ajustar reloj de generador de reloj para la placa madre sin jumper. La razón de
transferencia de SMBus es solo 100Kbit/s, permitir un host (anfitrión) a comunicar con CPU y muchos dispositivos de master
(amo) y slaves (esclavos)
S
P
D
(
S
e
r
i
a
l
P
r
e
S
P
D
(
S
e
r
i
a
l
P
r
e
SPD es un pequeño ROM or
como cronometraje de DRAM y parámetros de chip. SPD puede ser usado por
DIMM o RIMM.
U
l
t
r
a
A
T
A
U
l
t
r
a
A
T
A
UltraATA (o, más precisamente, UltraATA/33) es un protocolo para transferir datos entre un disco duro través de camino de
datos (o bus) a Memoria (RAM) del ordenador. UltraATA/33 protocolo transfere datos en modo burst a razón de 33.3MB/s, doble
de razón de interfaz
Direct Memory Access
corporación, marca de disco duro, y Intel, marca de chipset soporta tecnología de bus de computer. UltraATA soporte en su
computer significa que inicia (start) y abrir nueva software de utilidad más rápidamente. Puede ayudar usuarios en grafico
intensivo y applicaión que requiere cantidad grande de acceso a datos en disco duro. UltraATA usa Cyclical Redundancy
Checking (CRC), ofreciendo un nuevo nivel de producción de datos data protection. UltraATA usa el mismo cable de interfaz
IDE 40-pin como PIO y DMA.
16.6MB/s x2 = 33MB/s
3
6
L
E
-
V
3
6
L
E
-
V
M
a
n
a
g
e
m
e
n
t
B
M
a
n
a
g
e
m
e
n
t
B
para enviar / recibir mensajes.
s
e
n
c
e
D
e
t
e
c
t
)
s
e
n
c
e
D
e
t
e
c
t
)
EEPROM
residiendo en el
(DMA). UltraATA es desarrollado como un estandar industrial por Quantum
u
s
)
u
s
)
DIMM
o RIMM. SPD almacena información de la memoria modulo
BIOS
89
M
a
n
u
a
l
e
n
M
a
n
u
a
l
e
n
para provee mejor cronometraje a el
L
í
n
e
a
L
í
n
e
a