M
X
3
6
L
E
-
U
I
M
X
3
6
L
E
-
U
I
S
D
R
A
M
(
S
y
n
c
h
r
o
n
S
D
R
A
M
(
S
y
n
c
h
r
o
n
SDRAM es una de las tecnologías DRAM que permite a la DRAM usar la misma velocidad de reloj que el host bus de la CPU
(EDO
y FPM son asíncronas y no tienen señal de reloj). Es similar a la
SDRAM viene con 64-bit 168 pins
la placa (AP5V), desde el primer trimestre de 1996
2
2
S
h
a
d
o
w
E
P
R
O
M
S
h
a
d
o
w
E
P
R
O
M
Es un espacio de memoria en la Flash-ROM para simular el funcionamiento E
2
E
PROM en el diseño sin jumper y battery-less.
S
I
M
M
(
S
i
n
g
l
e
I
n
L
i
S
I
M
M
(
S
i
n
g
l
e
I
n
L
El zócalo SIMM tiene sólo 72 pins, y es de simple cara. La señales de los conectores dorados en cada cara del PCB son
idénticas. Por eso se llama Single In Line. El SIMM está hecho con FPM o
SIMM están desfasados en los diseños actuales de placas base.
S
M
B
u
s
(
S
y
s
t
e
m
M
S
M
B
u
s
(
S
y
s
t
e
m
M
SMBus también llamado bus I
semiconductor IC). Por ejemplo, configurar el reloj del generador de reloj en una placa base sin jumpers. La tasa de
transferencia de datos del SMBus es de sólo 100Kbit/s, permite a un host comunicarse con la CPU y a muchos dispositivos
maestros y esclavos enviar/recibir mensajes.
o
u
s
D
R
A
M
)
o
u
s
D
R
A
M
)
DIMM
y funciona a 3.3V. AOpen es la primera compañia que soporta dual-SDRAM DIMMs en
n
e
M
e
m
o
r
y
M
o
d
u
i
n
e
M
e
m
o
r
y
M
o
d
u
a
n
a
g
e
m
e
n
t
B
u
s
)
a
n
a
g
e
m
e
n
t
B
u
s
)
2
C. Es un bus de dos hilos desarrollado para componentes de comunicación (especialmente para
PBSRAM
2
PROM, la placa base AOpen usa Shadow
l
e
)
l
e
)
EDO
93
M
a
n
u
M
a
n
u
n que usa modo de transferencia de ráfagas.
DRAM DRAM y soporta 32-bit de datos. Los
a
l
O
n
l
i
n
e
a
l
O
n
l
i
n
e