8.1.3 Especificaciones funcionales
Manual de Usuario de la CPU del FP7
Item
Método de programación/ método de control
Número máximo de E/S
Memoria de programación Memoria interna (no
Memoria de comentarios
Velocidad de operación
Instrucciones básicas
Instrucciones de alto nivel
Áreas de me-
1 bit
3)
moria
16 bits
32 bits
Relés de control maestro (MCR)
Nº de etiquetas (JP y LOOP)
Configuración básica 1024 (64 E/Ss 16 slots)
Utilizando el sistema
de E/S descentrali-
zadas PHLS
volátil)
Capacidad de pro-
gramación (pasos)
Entradas (X)
Salidas (Y)
Relés internos (R)
Relés de enlace (L)
Temporizadores (T)
Contadores (C)
Relés del sistema
(SR)
Relés de pulso (P)
Relés de alarma (E)
Registros de datos
(DT)
Registros de enlace
(LD)
Unidad de memoria
(UM)
Datos del sistema
(SD)
Registros índice
Temporizador, valor
de preselección (TS)
Temporizador, valor
actual (TE)
Contador, valor de
preselección (CS)
Contador, valor ac-
tual (CE)
Descripción
Diagrama de contac-
tos/Operación cíclica
16128 (1008 E/Ss 16 slots)
Memoria de operación (RAM y
ROM1)
Memoria de backup (ROM2)
1)
Configurable
3MB
Instrucciones básicas:
11ns/paso
100
206
2)
8192 (X0–X511F)
2)
8192 (Y0–Y511F)
32768 (R0–R2047F)
16384 (L0–L1023F)
4096 (T0–T4095)
1–4294967295 (en unidades de
10s, 1ms, 10ms, 100ms, 1s)
1024 (C0–C1023)
1–4294967295
1120 (70 palabras)
4096 (P0–P255F)
4096 (E0–E4095)
1)
Configurable
16384 words (LD0–LD16383)
512K palabras por unidad
(110 palabras)
15 palabras dobles (I0–IE)
4096 palabras dobles
(TS0–TS4095)
4096 palabras dobles
(TE0–TE4095)
1024 palabras dobles
(CS0–CS1023)
1024 palabras dobles
(CE0–CE1023)
Ilimitado
65535
Apéndice
69