Módulos de entrada CPX-P-8-DE-N...
precisión de resolución de la medición de frecuencia y la velocidad de la actualización del valor medido
(è Tab. 41). Información sobre la precisión de medición è Especificaciones técnicas.
El bit correspondiente en el byte 0 de la IPE suministra la señal de alarma (frecuencia en el margen
admisible o valor límite no alcanzado/excedido).
Histéresis para alarmas
Para evitar una conmutación involuntaria de los bits de alarma, el bit de alarma se restablece solo
después de que en la siguiente medición se haya determinado una diferencia de 2 flancos de señal
como mínimo. Con un tiempo de puerta de 10 ms esto equivale, p. ej., a una diferencia de 200 Hz
(diferencia de 2 flancos de señal dentro del tiempo de puerta de 10 ms).
Para los valores límite se aplica lo siguiente:
– Valor límite inferior (VLI) < valor límite superior (VLS)
– Diferencia entre VLI y VLS: > que 2/T
Tiempo de puerta [ms]
10
100
1000
5000
Tab. 26
Diferencia necesaria entre VLI y VLS
50
Puerta
Diferencia entre VLI y VLS [Hz]
200
20
2
2
Festo – Módulos de entrada CPX-P-8-DE-N... – 2018-05b Español