IBM PCIe Manual Del Usuario página 171

Ocultar thumbs Ver también para PCIe:
Tabla de contenido
v Proporciona una memoria interna SRAM (memoria de acceso aleatorio estático) de alta velocidad
v Proporciona protección ECC de la memoria local, que incluye la corrección de un solo bit y la
protección de doble bit
v Proporciona una conexión óptica encapsulada de baja longitud de onda con prestación de diagnósticos
v Proporciona soporte para una gestión de contexto en placa por firmware:
– Hasta 8192 inicios de sesión de puerto
– Multiplexado de E/S hasta el nivel de trama de canal de fibra
v Proporciona almacenamientos intermedios de datos capaces de soportar 64+ créditos entre
almacenamientos intermedios (BB) por cada puerto en las aplicaciones de onda corta
v Proporciona gestión y recuperación de enlaces manejadas por el firmware
v Proporciona prestación de diagnósticos en placa accesible por medio de una conexión opcional
v Proporciona un rendimiento de hasta 16 Gbps dúplex
LED
amarillo
Puerto 0
Puerto1
Figura 61. Adaptador de canal de fibra PCIe3 LP 16 Gb de 2 puertos
Especificaciones
Elemento
Descripción
Número de FRU del adaptador
000E9283 (Diseñado para cumplir con el requisito de RoHS)
Número de FRU de conector de prueba aislada
12R9314
Nota: El conector de prueba aislada se incluye con la tarjeta y también se puede comprar en IBM.
Arquitectura de bus de E/S
PCIe base y CEM 3.0, x8 interfaz de bus PCIe
Requisito de la ranura
Para obtener detalles acerca de las prioridades, los máximos y las reglas de ubicación de las
ranuras, consulte Reglas de ubicación del adaptador PCIe y prioridades de ranuras
LED
verde
Gestión de adaptadores PCIe
153
Tabla de contenido
loading

Tabla de contenido