Cómo Usar Los Bits De Estado - Rockwell Automation Allen-Bradley PLC-5 Manual De Referencia Del Conjunto De Instrucciones Generales

Controladores programables
Ocultar thumbs Ver también para Allen-Bradley PLC-5:
Tabla de contenido
Instrucciones de archivo FAL, FSC, COP, FLL
Use esta instrucción para realizar operaciones tales como:
estalecer alarmas bajas y altas de proceso para entradas múltiples
analógicas
comparar variables de lotes con un archivo de referencia antes de
comenzar una operación de lotes
Cómo usar los bits de estado
Para usar la instrucción FSC correctamente, el programa de lógica de
escalera debe examinar y controlar los bits de estado en la estructura
de control. Estos bits se deben direccionar mediante mnemónicos.
Este bit:
Se establece:
Habilitación .EN
mediante una transición de renglón de falso a verdadero e indica
(bit 15)
que la instrucción está habilitada.
En el modo incremental, este bit sigue a la condición del renglón.
En los modos Numérico y Todo, este bit permanece establecido
hasta que la instrucción completa su operación, indpendiente-
mente de la condición del renglón. El bit .EN se restablece
cuando las condiciones del renglón se hacen falsas, pero
solamente después de que la instrucción haya establecido
el bit .DN.
Efectuado .DN
después de que la instrucción ha operado en el último conjunto
(bit 13)
de palabras.
Si la instrucción es falsa al completarse la operación en el modo
numérico, la instrucción restablece el bit .DN un escán de
programa después de completarse la operación. Si la instrucción
es verdadera al completarse la operación, el bit .DN se
restablece cuando la instrucción se hace falsa.
Error .ER (bit 11)
cuando la operación genera un overflow. La instrucción se
detiene hasta que el programa de lógica de escalera restablece
este bit.
Cuando el procesador detecta un error, el valor de posición
almacena el número del elemento que falló.
Inhibición .IN (bit 9)
cuando el procesador detecta una comparación verdadera.
El programa de lógica de escalera debe restablecer este bit para
continuar la búsqueda después de tomar una acción iniciada por
el examen del bit .FD. El programa de lógica de escalera debe
restablecer este bit para continuar la operación.
Encontrado .FD
cuando el procesador detecta una comparación verdadera. El
(bit 8)
procesador bloquea la búsqueda y establece el bit de inhibición
.IN. El bit .FD es la salida de la instrucción FSC.
Con la instrucción FSC, se puede mostrar en pantalla un máximo de
80 caracteres de la expresión. Si la expresión introducida está cerca
del máximo de 80 caracteres, es posible que el procesador amplíe este
máximo para el renglón que contiene la instrucción cuando se acepte
dicho renglón. Cuando usted intenta editar la expresión se muestran
en pantalla solamente los 80 primeros caracteres y el renglón se
muestra en pantalla como renglón de error. Sin embargo, el
procesador contiene la expresión completa y la instrucción funciona
correctamente.
9-15
1785-6.1ES Noviembre de 1998

Hide quick links:

Tabla de contenido
loading

Tabla de contenido