Allen-Bradley 750 Serie Manual De Programación página 280

Ocultar thumbs Ver también para 750 Serie:
Capítulo 5
Parámetros de módulo de opción y de función incorporada
N.º
Nombre en pantalla
Nombre completo
Descripción
94
Estado registro
Estado del registro
Estado de los eventos de registro configurados
Opciones
Predtrdo 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Bit
31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
100
Cnfg encl1 reg
103
Cnfg encl2 reg
106
Cnfg encl3 reg
109
Cnfg encl4 reg
112
Cnfg encl5 reg
115
Cnfg encl6 reg
118
Cnfg encl7 reg
121
Cnfg encl8 reg
124
Cnfg encl9 reg
127
Cnfg encl10 reg
Configuración de enclavamiento n de registro
Configura el enclavamiento n de registro.
La función de registro consta de 10 conjuntos de enclavamientos. Los datos enclavados incluyen un parámetro de posición de retroalimentación y tiempo asociado.
El tiempo es relativo a cuando los dispositivos de retroalimentación se muestrearon más recientemente. Una vez que la función de registro se ha armado, se captan
(enclavan) los valores para estos parámetros cuando ocurre un evento de disparo. Vea las tablas de funcionalidad en la siguiente página.
El disparo de registro para cada enclavamiento es configurado separadamente por el parámetro de configuración de enclavamiento. Consulte la
página
282. La lógica de disparo incluye dos etapas de disparo separadas. Cada etapa de disparo se configura separadamente para usar una de tres señales de
entrada de registro posibles o el marcador (impulso Z) del canal de retroalimentación seleccionado. La lógica de combinación de disparo determina cómo se definen
las dos etapas para definir las condiciones de evento de disparo.
Opciones
Predtrdo 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Bit
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
Bit 0 "SelCanal" – Seleccionar canal (FB 0 o FB 1).
Bit 1 "CaptAvan" – Seleccionar dirección avance.
Bit 2 "CaptRetr" – Seleccionar dirección retroceso.
Bit 3 "Etapa1 Ent b0" – Etapa de enclavado 1 Selección de entrada b0
Bit 4 "Etapa1 Ent b1" – Etapa de enclavado 1 Selección de entrada b1
Bit 6 "Etapa1 FlanAsc" – Etapa de enclavado 1 Selección de flanco/nivel: Flanco ascendente o nivel alto
Bit 7 "Etapa1 FlanDesc" – Etapa de enclavado 1 Selección de flanco/nivel: Flanco descendiente o nivel bajo
Bit 8 "SelLóg b0" – Etapa de activación Lógica de combinación
Bit 9 "SelLóg b1" – Etapa de activación Lógica de combinación
Bit 10 "Etapa2 Ent b0" – Etapa de enclavado 2 Selección de entrada b0
Bit 11 "Etapa2 Ent b1" – Etapa de enclavado 2 Selección de entrada b1
Bit 13 "Etapa2 FlanAsc" – Etapa de enclavado 2 Selección de flanco/nivel: Flanco ascendente o nivel alto
Bit 14 "Etapa2 FlanAsc" – Etapa de enclavado 2 Selección de flanco/nivel: Flanco descendiente o nivel bajo
280
Publicación de Rockwell Automation 750-PM001I-ES-P – Julio 2013
Valores
0 = Condición falsa
1 = Condición verdadera
RO Entero
de
16 bits
0 = Falso
1 = Verdd
RO Entero
de
16 bits
Figura 3 en la
loading